ADC14L040

アクティブ

14 ビット、40MSPS AD コンバータ(ADC)

製品詳細

Sample rate (max) (Msps) 40 Resolution (Bits) 14 Number of input channels 1 Interface type Parallel CMOS, TTL Analog input BW (MHz) 150 Features Low Power Rating Catalog Peak-to-peak input voltage range (V) 2 Power consumption (typ) (mW) 235 Architecture Pipeline SNR (dB) 74 ENOB (bit) 12 SFDR (dB) 90 Operating temperature range (°C) -40 to 85 Input buffer No
Sample rate (max) (Msps) 40 Resolution (Bits) 14 Number of input channels 1 Interface type Parallel CMOS, TTL Analog input BW (MHz) 150 Features Low Power Rating Catalog Peak-to-peak input voltage range (V) 2 Power consumption (typ) (mW) 235 Architecture Pipeline SNR (dB) 74 ENOB (bit) 12 SFDR (dB) 90 Operating temperature range (°C) -40 to 85 Input buffer No
LQFP (NEY) 32 81 mm² 9 x 9
  • Single +3.3V supply operation
  • Internal sample-and-hold
  • Internal reference
  • Outputs 2.4V to 3.6V compatible
  • Duty Cycle Stabilizer
  • Power down mode

Key Specifications

Resolution

14 Bits

DNL

±0.5 LSB (typ)

SNR (fIN = 10 MHz)

74 dB (typ)

SFDR (fIN = 10 MHz)

90 dB (typ)

Data Latency

7 Clock Cycles

Power Consumption

 

-- Operating

235 mW (typ)

-- Power Down Mode

15 mW (typ)


  • Single +3.3V supply operation
  • Internal sample-and-hold
  • Internal reference
  • Outputs 2.4V to 3.6V compatible
  • Duty Cycle Stabilizer
  • Power down mode

Key Specifications

Resolution

14 Bits

DNL

±0.5 LSB (typ)

SNR (fIN = 10 MHz)

74 dB (typ)

SFDR (fIN = 10 MHz)

90 dB (typ)

Data Latency

7 Clock Cycles

Power Consumption

 

-- Operating

235 mW (typ)

-- Power Down Mode

15 mW (typ)


The ADC14L040 is a low power monolithic CMOS analog-to-digital converter capable of converting analog input signals into 14-bit digital words at 40 Megasamples per second (MSPS). This converter uses a differential, pipeline architecture with digital error correction and an on-chip sample-and-hold circuit to minimize power consumption while providing excellent dynamic performance and a 150 MHz Full Power Bandwidth. Operating on a single +3.3V power supply, the ADC14L040 achieves 11.9 effective bits at nyquist and consumes just 235 mW at 40 MSPS . The Power Down feature reduces power consumption to 15 mW.

The differential inputs provide a full scale differential input swing equal to 2 times VREF with the possibility of a single-ended input. Full use of the differential input is recommended for optimum performance. Duty cycle stabilization and output data format are selectable using a quad state function pin. The output data can be set for offset binary or two's complement.

To ease interfacing to lower voltage systems, the digital output driver power pins of the ADC14L040 can be connected to a separate supply voltage in the range of 2.4V to the analog supply voltage.

This device is available in the 32-lead LQFP package and will operate over the industrial temperature range of -40°C to +85°C. An evaluation board is available to ease the evaluation process.


The ADC14L040 is a low power monolithic CMOS analog-to-digital converter capable of converting analog input signals into 14-bit digital words at 40 Megasamples per second (MSPS). This converter uses a differential, pipeline architecture with digital error correction and an on-chip sample-and-hold circuit to minimize power consumption while providing excellent dynamic performance and a 150 MHz Full Power Bandwidth. Operating on a single +3.3V power supply, the ADC14L040 achieves 11.9 effective bits at nyquist and consumes just 235 mW at 40 MSPS . The Power Down feature reduces power consumption to 15 mW.

The differential inputs provide a full scale differential input swing equal to 2 times VREF with the possibility of a single-ended input. Full use of the differential input is recommended for optimum performance. Duty cycle stabilization and output data format are selectable using a quad state function pin. The output data can be set for offset binary or two's complement.

To ease interfacing to lower voltage systems, the digital output driver power pins of the ADC14L040 can be connected to a separate supply voltage in the range of 2.4V to the analog supply voltage.

This device is available in the 32-lead LQFP package and will operate over the industrial temperature range of -40°C to +85°C. An evaluation board is available to ease the evaluation process.


ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
3 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート ADC14L040 14-Bit, 40 MSPS, 235 mW A/D Converter (jp) データシート (Rev. A 翻訳版) 最新英語版 (Rev.B) PDF | HTML 2006年 4月 3日
ユーザー・ガイド ADC14L020/ADC14L040 14-Bit, 20/40 Msps, 3.3V, 150/235 mW ADC User Guide 2012年 2月 21日
ホワイト・ペーパー Intermediate Frequency (IF) Sampling Receiver Concepts 2006年 5月 31日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
LQFP (NEY) 32 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ