製品詳細

Technology Family AVC Bits (#) 2 Configuration 2 Ch A to B; 0 Ch B to A Vout (Min) (V) 0.9 Vout (Max) (V) 3.6 IOH (Max) (mA) -24 IOL (Max) (mA) 24 Rating Catalog
Technology Family AVC Bits (#) 2 Configuration 2 Ch A to B; 0 Ch B to A Vout (Min) (V) 0.9 Vout (Max) (V) 3.6 IOH (Max) (mA) -24 IOL (Max) (mA) 24 Rating Catalog
X2SON (DQE) 8 1 mm² 1.4 x 1 X2SON (DQM) 8 2 mm² 1.8 x 1.2
  • 広い動作 VCC 範囲:0.9V~3.6V
  • 低い静的消費電流:ICC = 6µA 以下
  • 出力イネーブル機能により、出力を無効化することで消費電力を低減可能
  • 3.0V において ±24mA の出力駆動能力
  • Ioff により部分的パワーダウン・モード動作をサポート
  • 入力ヒステリシスにより、低速な入力遷移と、入力のスイッチング・ノイズ耐性強化を実現
  • 最大データ・レート
    • 380Mbps (1.8V から 3.3V に変換)
    • 200Mbps (1.8V 未満から 3.3V に変換)
    • 200Mbps (2.5V または 1.8V に変換)
    • 150Mbps (1.5V に変換)
    • 100Mbps (1.2V に変換)
  • JESD 78、Class II 準拠で 100mA 超のラッチアップ性能
  • JESD 22 を超える ESD 保護
    • 5000V、人体モデル (A114-A)
  • 広い動作 VCC 範囲:0.9V~3.6V
  • 低い静的消費電流:ICC = 6µA 以下
  • 出力イネーブル機能により、出力を無効化することで消費電力を低減可能
  • 3.0V において ±24mA の出力駆動能力
  • Ioff により部分的パワーダウン・モード動作をサポート
  • 入力ヒステリシスにより、低速な入力遷移と、入力のスイッチング・ノイズ耐性強化を実現
  • 最大データ・レート
    • 380Mbps (1.8V から 3.3V に変換)
    • 200Mbps (1.8V 未満から 3.3V に変換)
    • 200Mbps (2.5V または 1.8V に変換)
    • 150Mbps (1.5V に変換)
    • 100Mbps (1.2V に変換)
  • JESD 78、Class II 準拠で 100mA 超のラッチアップ性能
  • JESD 22 を超える ESD 保護
    • 5000V、人体モデル (A114-A)

この 2 ビット単方向トランスレータは、設定可能な 2 本の独立した電源レールを使用します。A ポートは VCCA に追従する設計で、VCCA は 0.9V~3.6V の電源電圧に対応します。B ポートは VCCB に追従する設計で、VCCB は 0.9~3.6V の任意の電源電圧に対応できます。このため、0.9V、1.2V、1.5V、1.8V、2.5V、3.6V の電圧ノード間で、低電圧の変換を行えます。SN74AVC2T244 の場合、出力イネーブル (OE) 入力が LOW のとき、全出力が高インピーダンス状態になります。SN74AVC2T244 は、OE 入力回路が VCCA を基準とするように設計されています。このデバイスは、Ioff を使用する部分的パワーダウン・アプリケーション用に完全に動作が規定されています。Ioff 回路が出力をディスエーブルにするため、電源切断時にデバイスに電流が逆流して損傷に至ることを回避できます。

この 2 ビット単方向トランスレータは、設定可能な 2 本の独立した電源レールを使用します。A ポートは VCCA に追従する設計で、VCCA は 0.9V~3.6V の電源電圧に対応します。B ポートは VCCB に追従する設計で、VCCB は 0.9~3.6V の任意の電源電圧に対応できます。このため、0.9V、1.2V、1.5V、1.8V、2.5V、3.6V の電圧ノード間で、低電圧の変換を行えます。SN74AVC2T244 の場合、出力イネーブル (OE) 入力が LOW のとき、全出力が高インピーダンス状態になります。SN74AVC2T244 は、OE 入力回路が VCCA を基準とするように設計されています。このデバイスは、Ioff を使用する部分的パワーダウン・アプリケーション用に完全に動作が規定されています。Ioff 回路が出力をディスエーブルにするため、電源切断時にデバイスに電流が逆流して損傷に至ることを回避できます。

ダウンロード

技術資料

star = TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
17 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート SN74AVC2T244 2 ビット単方向電圧レベル・トランスレータ データシート (Rev. C 翻訳版) 英語版をダウンロード (Rev.C) 2021年 11月 8日
セレクション・ガイド Voltage Translation Buying Guide (Rev. A) 2021年 4月 15日
セレクション・ガイド Logic Guide (Rev. AB) 2017年 6月 12日
アプリケーション・ノート Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
アプリケーション・ノート Voltage Translation Between 3.3-V, 2.5-V, 1.8-V, and 1.5-V Logic Standards (Rev. B) 2015年 4月 30日
セレクション・ガイド ロジック・ガイド (Rev. AA 翻訳版) 最新の英語版をダウンロード (Rev.AB) 2014年 11月 6日
ユーザー・ガイド SN74AVC2T245EVM 2011年 9月 19日
ユーザー・ガイド LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
アプリケーション・ノート Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
アプリケーション・ノート Selecting the Right Level Translation Solution (Rev. A) 2004年 6月 22日
その他の技術資料 Logic Cross-Reference (Rev. A) 2003年 10月 7日
その他の技術資料 LCD Module Interface Application Clip 2003年 5月 9日
ユーザー・ガイド AVC Advanced Very-Low-Voltage CMOS Logic Data Book, March 2000 (Rev. C) 2002年 8月 20日
その他の技術資料 Standard Linear & Logic for PCs, Servers & Motherboards 2002年 6月 13日
アプリケーション・ノート 16-Bit Widebus Logic Families in 56-Ball, 0.65-mm Pitch Very Thin Fine-Pitch BGA (Rev. B) 2002年 5月 22日
アプリケーション・ノート Dynamic Output Control (DOC) Circuitry Technology And Applications (Rev. B) 1999年 7月 7日
アプリケーション・ノート AVC Logic Family Technology and Applications (Rev. A) 1998年 8月 26日

設計および開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

評価ボード

SN74AVC2T244EVM — SN74AVC2T244 Evaluation Module

The SN74AVC2T244 is a 2-bit voltage level translator. This translator is a single direction voltage translator, with OE. When the output-enable (OE) input is high, all outputs are placed in the high-impedance state. The A port is designed to track VCCA. VCCA accepts any supply voltage from 0.9V to (...)

在庫あり
制限: 1
評価ボード

TAS6424EQ1EVM — TAS6424E-Q1 75W、2MHz、クワッド・チャネル、デジタル入力 Class-D オーディオ・アンプの評価基板

TAS6424EQ1EVM 評価基板 (EVM) が提示するのは、TAS6424E-Q1 を使用する、車載インフォテインメント向け、2.1MHz、4 チャネル、デジタル入力の Class-D オーディオ・アンプ・ソリューションです。2.1MHz のスイッチング周波数を採用した結果、インダクタの大幅なサイズ縮小を実現できます。TAS6424E-Q1 は、電源電圧が 14.4Vで 4Ω スピーカを使用しているときに、チャネルあたり 25 W (10% THD+N) を供給します。また、I2C 診断機能と保護機能を搭載しています。TAS6424E-Q1 は CISPR25 Class 5 の各種 (...)
在庫あり
制限: 2
シミュレーション・モデル

SN74AVC2T244 IBIS Model

SCEM543.ZIP (55 KB) - IBIS Model
リファレンス・デザイン

TIDEP-0075 — PROFINET IRT から PROFIBUS マスタへの産業用通信ゲートウェイのリファレンス・デザイン

PROFINET は、高速、確定的な通信、エンタープライズ・コネクティビティという特長があるので、オートメーション分野で有力な産業用インターネット・プロトコルの地位を確立しつつあります。ただし、世界で最も人気のあるフィールドバスである PROFIBUS は、既存の投資の保護という観点で、今後も重視され、活用される見込みです。プロセス・プラントのハイブリッドな特性を認識しながら、Sitara™ AM57x プロセッサの PRU-ICSS (プログラマブル・リアルタイム・ユニット産業用通信サブシステム) (...)
リファレンス・デザイン

TIDEP0078 — AM572x 向け OPC UA データ・アクセス・サーバのリファレンス・デザイン

OPC UA (Open Platform Communications Unified Architecture:オープン・プラットフォーム通信、統合アーキテクチャ) は、インダストリ 4.0 の体系下で相互接続されているすべてのマシンの間で相互運用性と通信を実現する設計を採用した、産業用 M2M (マシン・ツー・マシン、機械の相互接続) プロトコルです。このリファレンス・デザインは、Matrikon OPC™ の OPC UA サーバー開発キット (SDK) を使用して、何らかのプロジェクトまたは設計に組み込まれた形で動作する OPC UA データ・アクセス (DA) (...)
リファレンス・デザイン

TIDEP0025 — シングル・チップ・ドライブ、産業用通信およびモーター制御用

このリファレンス・デザインは、位置エンコーダとロータリー・エンコーダ向けの HEIDENHAIN EnDat 2.2 規格に基づいて、ハードウェア・インターフェイスを実装しています。このプラットフォームを活用して、幅広い産業用オートメーション機器でリアルタイム EtherCAT 通信規格を実装することもできます。産業用オートメーション、ファクトリ・オートメーション、産業用通信などのアプリケーションで、小型フットプリントと低消費電力のシングルチップ・ソリューションを設計できます。
リファレンス・デザイン

TIDA-01572 — デジタル入力 Class-D IV センス・オーディオ・アンプのステレオ評価モジュールのリファレンス・デザイン

TIDA-01572 は、PC アプリケーションで使用する高性能ステレオ・オーディオ・サブシステムを実現します。4.5V ~ 16V の単一電源で動作し、デジタル入力 Class-D オーディオ・アンプである TAS2770 を使用しています。TAS2770 は優れたノイズ特性と歪特性を備え、WCSP / QFN パッケージで提供されます。TIDA-01572 はTL760M33TPS73618 の 2 個の低ドロップアウト固定電圧レギュレータも搭載しています。TL760M33 と TPS73618 はそれぞれ、必要な 3.3V と 1.8V (...)
リファレンス・デザイン

TIDEP0022 — ARM MPU、内蔵型 BiSS C マスター・インターフェイス付き

PRU-ICSS(産業用通信サブシステム用の BiSS C Master プロトコル)を実装。このリファレンス・デザインは、包括的な資料と、プログラマブル・リアルタイム・ユニット(PRU)用のソース・コードを提供します。
リファレンス・デザイン

TIDEP0035 — HIPERFACE DSL Master インターフェイスを統合した ARM MPU、リファレンス・デザイン

このリファレンス・デザインは、産業用通信サブシステム (PRU-ICSS) 上に HIPERFACE DSL マスター・プロトコルを実装しています。この 2 線式インターフェイスを使用すると、位置フィードバックの配線をモーターのケーブルに統合できます。このデザインは、AM437x PRU-ICSS ファームウェアと、TIDA-00177 トランシーバ・リファレンス・デザインを搭載しています。
リファレンス・デザイン

TIDEP0050 — EnDat 2.2 システム、リファレンス・デザイン

このリファレンス・デザインは、位置エンコーダとロータリー・エンコーダ向けの HEIDENHAIN EnDat 2.2 規格に基づいて、EnDat 2.2 マスター・プロトコル・スタックとハードウェア・インターフェイスを実装しています。このデザインが採用しているのは、EnDat 2.2 マスター・プロトコル・スタックと、RS-485 トランシーバを使用する半二重通信機能、および Sitara AM437x 産業用開発キット (IDK) 上に実装済みのライン終端機能です。このデザインは、HEIDENHAIN EnDat 2.2 規格を満たすように包括的にテスト済みです。AM437x IDK は (...)
パッケージ ピン数 ダウンロード
X2SON (DQE) 8 オプションの表示
X2SON (DQM) 8 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating / リフローピーク温度
  • MTBF/FIT 推定値
  • 原材料組成
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ