SN74LV6T17

アクティブ

3 ステート出力、1.8V ~ 5.5V、単一電源電圧、6 ビット (ヘキサ)、バッファ

製品詳細

Technology family LV1T Applications GPIO, SPI Bits (#) 6 Configuration 6 Ch A to B 0 Ch B to A High input voltage (min) (V) 1 High input voltage (max) (V) 5.5 Vout (min) (V) 1.65 Vout (max) (V) 5.5 Data rate (max) (Mbps) 100 IOH (max) (mA) -8 IOL (max) (mA) 8 Features Balanced outputs, Single supply Input type Schmitt-Trigger, TTL-Compatible CMOS Output type Balanced CMOS, Push-Pull Rating Catalog Operating temperature range (°C) -40 to 85
Technology family LV1T Applications GPIO, SPI Bits (#) 6 Configuration 6 Ch A to B 0 Ch B to A High input voltage (min) (V) 1 High input voltage (max) (V) 5.5 Vout (min) (V) 1.65 Vout (max) (V) 5.5 Data rate (max) (Mbps) 100 IOH (max) (mA) -8 IOL (max) (mA) 8 Features Balanced outputs, Single supply Input type Schmitt-Trigger, TTL-Compatible CMOS Output type Balanced CMOS, Push-Pull Rating Catalog Operating temperature range (°C) -40 to 85
TSSOP (PW) 14 32 mm² 5 x 6.4 WQFN (BQA) 14 7.5 mm² 3 x 2.5
  • 幅広い動作範囲:1.8V~5.5V

  • 単一電源電圧トランスレータ (「LVxT 拡張入力電圧」を参照):

    • 昇圧変換:

      • 1.2V から 1.8V

      • 1.5V から 2.5V

      • 1.8V から 3.3V

      • 3.3V から 5.0V

    • 降圧変換:

      • 5.0V、3.3V、2.5V から 1.8V
      • 5.0V、3.3V から 2.5V
      • 5.0V から 3.3V
  • 5.5V 許容入力ピン
  • 標準ピン配置をサポート
  • 5V または 3.3V の V CC で最大 150Mbps
  • JESD 17 準拠で 250mA 超のラッチアップ性能
  • 幅広い動作範囲:1.8V~5.5V

  • 単一電源電圧トランスレータ (「LVxT 拡張入力電圧」を参照):

    • 昇圧変換:

      • 1.2V から 1.8V

      • 1.5V から 2.5V

      • 1.8V から 3.3V

      • 3.3V から 5.0V

    • 降圧変換:

      • 5.0V、3.3V、2.5V から 1.8V
      • 5.0V、3.3V から 2.5V
      • 5.0V から 3.3V
  • 5.5V 許容入力ピン
  • 標準ピン配置をサポート
  • 5V または 3.3V の V CC で最大 150Mbps
  • JESD 17 準拠で 250mA 超のラッチアップ性能

SN74LV6T17 デバイスは、シュミット・トリガ入力の 6 つの独立したインバータを内蔵しています。各ゲートはブール関数 Y = A を正論理で実行します。出力レベルは電源電圧 (V CC) を基準としており、1.8V、2.5V、3.3V、5V の CMOS レベルをサポートしています。

入力は低スレッショルド回路を使用して設計され、低電圧 CMOS 入力の昇圧変換 (例:1.2V 入力から 1.8V 出力、1.8V 入力から 3.3V 出力) をサポートします。また、5V 許容入力ピンにより、降圧変換 (例:3.3V から 2.5V 出力) が可能です。

SN74LV6T17 デバイスは、シュミット・トリガ入力の 6 つの独立したインバータを内蔵しています。各ゲートはブール関数 Y = A を正論理で実行します。出力レベルは電源電圧 (V CC) を基準としており、1.8V、2.5V、3.3V、5V の CMOS レベルをサポートしています。

入力は低スレッショルド回路を使用して設計され、低電圧 CMOS 入力の昇圧変換 (例:1.2V 入力から 1.8V 出力、1.8V 入力から 3.3V 出力) をサポートします。また、5V 許容入力ピンにより、降圧変換 (例:3.3V から 2.5V 出力) が可能です。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
5 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート SN74LV6T17 ヘキサ・シュミット・トリガ・バッファ、統合変換機能付き データシート PDF | HTML 英語版 PDF | HTML 2023年 6月 30日
アプリケーション・ノート Schematic Checklist - A Guide to Designing With Fixed or Direction Control Translators PDF | HTML 2024年 10月 2日
アプリケーション・ノート Schematic Checklist - A Guide to Designing with Auto-Bidirectional Translators PDF | HTML 2024年 7月 12日
アプリケーション・ノート Understanding Transient Drive Strength vs. DC Drive Strength in Level-Shifters (Rev. A) PDF | HTML 2024年 7月 3日
アプリケーション概要 Enabling Modular PLC System Designs with Single-Supply Level Translation PDF | HTML 2024年 4月 16日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

14-24-LOGIC-EVM — 14 ピンから 24 ピンの D、DB、DGV、DW、DYY、NS、PW の各パッケージに封止した各種ロジック製品向けの汎用評価基板

14-24-logic-EVM 評価基板は、14 ピンから 24 ピンの D、DW、DB、NS、PW、DYY、DGV の各パッケージに封止した各種ロジック デバイスをサポートする設計を採用しています。

ユーザー ガイド: PDF | HTML
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
TSSOP (PW) 14 Ultra Librarian
WQFN (BQA) 14 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ