TAS5830
- Supports multiple output configurations
- 2 × 80W, BTL Mode(4Ω, 26V, THD+N=10%)
- 2 × 65W, BTL Mode(4Ω, 26V, THD+N=1%)
- 2 × 74W, BTL Mode(6Ω, 30V, THD+N=10%)
- 2 × 63W, BTL Mode(6Ω, 30V, THD+N=1%)
- 1 × 151W, PBTL Mode(3Ω, 30V, THD+N=10%)
- 1 × 131W, PBTL Mode(3Ω, 30V, THD+N=1%)
- Flexible audio I/O:
- Supports 32, 44.1, 48, 88.2, 96, 192kHz sample rates
- I2S, LJ, RJ, 4- 16 channels TDM input
- SDOUT for audio monitoring, sub-channel, or echo cancellation
- Supports 3-wire digital audio interface (no MCLK required)
- High-efficiency Class-D modulation
- > 90% power efficiency, 70mΩ RDSon
- Excellent audio performance:
- THD+N ≤ 0.03% at 1 W, 1kHz, PVDD = 12V
- SNR ≥ 110dB (A-weighted), ICN ≤ 40µVrms
- Flexible processing features
- 3-Band advanced DRC + 2 EQs + AGL + 2 EQs
- 15 BQs per channel, level meter
- 96kHz, 192kHz processor sampling
- Mixer, volume, dynamic EQ, output crossbar
- PVDD sensing and Class-H algorithm audio signal tracking
- Rattle suppression, Frequency limiter
- Flexible power supply configurations
- PVDD: 4.5V to 30V
- DVDD and I/O: 1.8V or 3.3V
- Excellent integrated self-protection:
- Over-current error (OCE)
- Cycle-by-cycle current limit supports 4 selectable OC levels
- Over-temperature warning (OTW)
- Over-temperature error (OTE)
- Under and over-voltage lock-out (UVLO/OVLO)
- PVDD voltage drop detection
- Easy system integration
- I2C Software Control (TAS5830 supports both Fast and Fast Plus mode) or Hardware Mode
- Fewer passives required compared to open-loop devices
The TAS5830 is a stereo high-performance, closed-loop Class-D with integrated audio processor and up to 192kHz audio support.
When setting the device into Hardware control mode, TAS5830 supports selecting switching frequency, analog gain, BTL/PBTL mode and cycle by cycle current limit threshold through pin configuration. This mode is designed to eliminate end system software driver integration efforts.
The TAS5830 also provides the DSP features Rattle suppression and Frequency limiter. Rattle suppression reduces the gain of the signal at frequencies that cause rattle through interaction with the speaker enclosure, improving sound quality. The frequency limiter process senses the input level, limits the gain of EQ dynamically and helps SPL without phase change.
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | TAS5830 65W Stereo, Digital Input, High Efficiency Closed-Loop Class-D Amplifier with Class-H Algorithm データシート | PDF | HTML | 2025年 5月 20日 | ||
ユーザー・ガイド | TAS5827, TAS5828M, and TAS5830 Process Flows | PDF | HTML | 2025年 6月 13日 | |||
EVM ユーザー ガイド (英語) | TAS5830 Evaluation Module | PDF | HTML | 2025年 5月 2日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
TAS5830EVM — TAS5830 評価基板
PSPICE-FOR-TI — TI Design / シミュレーション ツール向け PSpice®
設計とシミュレーション向けの環境である PSpice for TI を使用すると、内蔵のライブラリを使用して、複雑なミックスド (...)
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
HTSSOP (DAD) | 32 | Ultra Librarian |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブの拠点
- 組み立てを実施した拠点