ホーム アンプ スペシャル・ファンクション・アンプ ライン・ドライバ

THS6062

アクティブ

低ノイズ、ADSL、デュアル 差動レシーバ

製品詳細

Number of channels 2 Architecture DSL Line Driver Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 4.5 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 33 BW at Acl (MHz) 100 Acl, min spec gain (V/V) 1 Vn at flatband (typ) (nV√Hz) 1.6 Vn at 1 kHz (typ) (nV√Hz) 1.9 Iq per channel (typ) (mA) 7.5 Vos (offset voltage at 25°C) (max) (mV) 6 Rail-to-rail No Rating Catalog Operating temperature range (°C) -40 to 85 CMRR (typ) (dB) 95 Input bias current (max) (pA) 10000000 Offset drift (typ) (µV/°C) 20 GBW (typ) (MHz) 100 Iout (typ) (mA) 90 2nd harmonic (dBc) 91 3rd harmonic (dBc) 109 Frequency of harmonic distortion measurement (MHz) 1
Number of channels 2 Architecture DSL Line Driver Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 4.5 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 33 BW at Acl (MHz) 100 Acl, min spec gain (V/V) 1 Vn at flatband (typ) (nV√Hz) 1.6 Vn at 1 kHz (typ) (nV√Hz) 1.9 Iq per channel (typ) (mA) 7.5 Vos (offset voltage at 25°C) (max) (mV) 6 Rail-to-rail No Rating Catalog Operating temperature range (°C) -40 to 85 CMRR (typ) (dB) 95 Input bias current (max) (pA) 10000000 Offset drift (typ) (µV/°C) 20 GBW (typ) (MHz) 100 Iout (typ) (mA) 90 2nd harmonic (dBc) 91 3rd harmonic (dBc) 109 Frequency of harmonic distortion measurement (MHz) 1
HVSSOP (DGN) 8 14.7 mm² 3 x 4.9 SOIC (D) 8 29.4 mm² 4.9 x 6
  • ADSL Differential Receiver
  • Low 1.6 nV/)
  • 5 V, ±5 V to ±15 V Typical Operation
  • Available in Standard SOIC or MSOP PowerPAD™ Package
  • PowerPAD is a trademark of Texas Instruments.

    • ADSL Differential Receiver
    • Low 1.6 nV/)
  • 5 V, ±5 V to ±15 V Typical Operation
  • Available in Standard SOIC or MSOP PowerPAD™ Package
  • PowerPAD is a trademark of Texas Instruments.

    The THS6062 is a high-speed differential receiver designed for ADSL data communication systems. Its very low 1.6 nV/), exceeding the distortion requirements of ADSL CODECs. The THS6062 is a voltage feedback amplifier offering a high 100-MHz bandwidth and 100-V/µs slew rate and is stable at gains of 2(-1) or greater. It operates over a wide range of power supply voltages including 5 V and ±5 V to ±15 V. This device is available in standard SOIC or MSOP PowerPAD package. The small, surface-mount, thermally-enhanced MSOP PowerPAD package is fully compatible with automated surface-mount assembly procedures.

    The THS6062 is a high-speed differential receiver designed for ADSL data communication systems. Its very low 1.6 nV/), exceeding the distortion requirements of ADSL CODECs. The THS6062 is a voltage feedback amplifier offering a high 100-MHz bandwidth and 100-V/µs slew rate and is stable at gains of 2(-1) or greater. It operates over a wide range of power supply voltages including 5 V and ±5 V to ±15 V. This device is available in standard SOIC or MSOP PowerPAD package. The small, surface-mount, thermally-enhanced MSOP PowerPAD package is fully compatible with automated surface-mount assembly procedures.

    ダウンロード 字幕付きのビデオを表示 ビデオ

    お客様が関心を持ちそうな類似品

    open-in-new 代替品と比較
    比較対象デバイスと類似の機能
    THS6222 アクティブ 同相バッファ搭載、差動、広帯域、PLC と HPLC ライン・ドライバ Single port line driver for power line communication and DSL applications

    技術資料

    star =TI が選定したこの製品の主要ドキュメント
    結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
    5 をすべて表示
    種類 タイトル 最新の英語版をダウンロード 日付
    * データシート Low-Noise ADSL Dual Differential Receiver データシート (Rev. D) 2007年 10月 15日
    e-Book(PDF) The Signal - オペアンプ設計ブログ集 英語版 2018年 3月 23日
    アプリケーション・ノート 高速オペアンプのノイズ解析 (Rev. A 翻訳版) 英語版 (Rev.A) 2007年 12月 5日
    アプリケーション・ノート Active Output Impedance for ADSL Line Drivers 2002年 11月 26日
    ユーザー・ガイド THS6062 EVM User's Guide 1999年 1月 21日

    設計と開発

    その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

    シミュレーション・モデル

    THS6062 PSpice Model (Rev. B)

    SLOJ011B.ZIP (39 KB) - PSpice Model
    シミュレーション・モデル

    THS6062 TINA-TI Reference Design (Rev. B)

    SLAC108B.TSC (98 KB) - TINA-TI Reference Design
    シミュレーション・モデル

    THS6062 TINA-TI Spice Model (Rev. A)

    SLAM037A.ZIP (4 KB) - TINA-TI Spice Model
    シミュレーション・ツール

    PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

    PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

    設計とシミュレーション向けの環境である PSpice for TI (...)
    シミュレーション・ツール

    TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム

    TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。

    TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)

    TINA は DesignSoft (...)

    ユーザー ガイド: PDF
    英語版 (Rev.A): PDF
    パッケージ ピン数 ダウンロード
    HVSSOP (DGN) 8 オプションの表示
    SOIC (D) 8 オプションの表示

    購入と品質

    記載されている情報:
    • RoHS
    • REACH
    • デバイスのマーキング
    • リード端子の仕上げ / ボールの原材料
    • MSL 定格 / ピーク リフロー
    • MTBF/FIT 推定値
    • 材質成分
    • 認定試験結果
    • 継続的な信頼性モニタ試験結果
    記載されている情報:
    • ファブの拠点
    • 組み立てを実施した拠点

    サポートとトレーニング

    TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

    コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

    TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

    ビデオ