ホーム インターフェイス I2C、I3C、SPI の各 IC I2C&SPI 汎用 I/O (GPIO)

TXE8124

アクティブ

割り込みとリセット機能と I/O 構成可能レジスタ搭載、24 ビット SPI バス I/O エクスパンダ

製品詳細

Number of I/Os 24 Features Configuration registers, Fail-safe, Interrupt pin, Reset pin Supply voltage (min) (V) 1.65 Supply voltage (max) (V) 5.5 Rating Catalog Frequency (max) (MHz) 10 Operating temperature range (°C) -40 to 125
Number of I/Os 24 Features Configuration registers, Fail-safe, Interrupt pin, Reset pin Supply voltage (min) (V) 1.65 Supply voltage (max) (V) 5.5 Rating Catalog Frequency (max) (MHz) 10 Operating temperature range (°C) -40 to 125
VSSOP (DGS) 32 39.69 mm² 8.1 x 4.9
  • 1.65V~5.5V の動作電源電圧範囲
  • Low スタンバイ消費電流:2.3µA (標準値)
  • SPI SCLK 周波数
    • 10MHz (3.3V ~ 5.5V)
    • 5MHz (1.65V ~ 5.5V)
  • SPI デイジー チェーンをサポート
  • バースト モードによる SPI 読み取り / 書き込み
  • 複数ポートを同時に設定するためのマルチポート SPI コマンド
  • IOFF でサポートされている入力ポート ピン
  • アクティブ Low のリセット入力 (RESET)
  • オープン ドレインのアクティブ Low 割り込み出力 (INT)
    • I/O ごとの割り込みマスクおよびステータス
    • ポートごとの割り込みステータス
  • 組込みフェイルセーフ I/O 機能
  • 個別 I/O 構成
    • 入力および出力機能
    • 極性反転
    • 出力のプッシュプルおよびオープン ドレインの選択
    • 内蔵プルアップまたはプルダウンの選択
    • 最後の I/O 状態を維持するためのバス ホールド機能
    • グリッチ フィルタのイネーブルの選択
  • LED を直接駆動するための 10mA 駆動能力を備えたラッチ付き出力
  • JESD 78、Class II 準拠で 100mA 超のラッチアップ性能
  • JESD 22 を上回る ESD 保護
    • 2000V、人体モデル (A114-A)
    • 荷電デバイス モデルで 1000V (C101)
  • 1.65V~5.5V の動作電源電圧範囲
  • Low スタンバイ消費電流:2.3µA (標準値)
  • SPI SCLK 周波数
    • 10MHz (3.3V ~ 5.5V)
    • 5MHz (1.65V ~ 5.5V)
  • SPI デイジー チェーンをサポート
  • バースト モードによる SPI 読み取り / 書き込み
  • 複数ポートを同時に設定するためのマルチポート SPI コマンド
  • IOFF でサポートされている入力ポート ピン
  • アクティブ Low のリセット入力 (RESET)
  • オープン ドレインのアクティブ Low 割り込み出力 (INT)
    • I/O ごとの割り込みマスクおよびステータス
    • ポートごとの割り込みステータス
  • 組込みフェイルセーフ I/O 機能
  • 個別 I/O 構成
    • 入力および出力機能
    • 極性反転
    • 出力のプッシュプルおよびオープン ドレインの選択
    • 内蔵プルアップまたはプルダウンの選択
    • 最後の I/O 状態を維持するためのバス ホールド機能
    • グリッチ フィルタのイネーブルの選択
  • LED を直接駆動するための 10mA 駆動能力を備えたラッチ付き出力
  • JESD 78、Class II 準拠で 100mA 超のラッチアップ性能
  • JESD 22 を上回る ESD 保護
    • 2000V、人体モデル (A114-A)
    • 荷電デバイス モデルで 1000V (C101)

TXE8124 デバイスは、4 線式シリアル ペリフェラル インターフェイス (SPI) プロトコル用の汎用パラレル入出力 (I/O) 拡張を提供し、1.65V ~ 5.5V VCC 動作用に設計されています。TXE8124は、標準的なポイント ツー ポイント通信と、複数のデバイスのデイジーチェーン接続の両方をサポートしています。

このデバイスは、3.3V ~ 5.5V で 10MHz、1.65V ~ 5.5V で 5MHz をサポートしています。TXE8124 のような I/O エキスパンダは、スイッチ、センサ、プッシュ ボタン、LED、ファンなどのために追加の I/O が必要な場合に使用するよう設計されています。

TXE8124 デバイスは、それぞれ 8 個の IO を備えた 3I/O ポートを持ち、速度、消費電力、柔軟性の面で I/O 性能を向上させるための追加機能を備えています。これには、I/O ごとに設定可能なオープン ドレインまたはプッシュプル出力、設定可能なプルアップおよびプルダウン抵抗、バス ホールド機能を備えたラッチ可能な入力、マスカブル割り込み、割り込みステータス レジスタ、グリッチ フィルタ、FAIL-SAFE ピンによって有効化されるフェイルセーフ レジスタモードが含まれます。

TXE8124 デバイスは、4 線式シリアル ペリフェラル インターフェイス (SPI) プロトコル用の汎用パラレル入出力 (I/O) 拡張を提供し、1.65V ~ 5.5V VCC 動作用に設計されています。TXE8124は、標準的なポイント ツー ポイント通信と、複数のデバイスのデイジーチェーン接続の両方をサポートしています。

このデバイスは、3.3V ~ 5.5V で 10MHz、1.65V ~ 5.5V で 5MHz をサポートしています。TXE8124 のような I/O エキスパンダは、スイッチ、センサ、プッシュ ボタン、LED、ファンなどのために追加の I/O が必要な場合に使用するよう設計されています。

TXE8124 デバイスは、それぞれ 8 個の IO を備えた 3I/O ポートを持ち、速度、消費電力、柔軟性の面で I/O 性能を向上させるための追加機能を備えています。これには、I/O ごとに設定可能なオープン ドレインまたはプッシュプル出力、設定可能なプルアップおよびプルダウン抵抗、バス ホールド機能を備えたラッチ可能な入力、マスカブル割り込み、割り込みステータス レジスタ、グリッチ フィルタ、FAIL-SAFE ピンによって有効化されるフェイルセーフ レジスタモードが含まれます。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
4 をすべて表示
上位の文書 タイプ タイトル フォーマットオプション 最新の英語版をダウンロード 日付
* データシート TXE8124 24 ビット割り込み出力、リセット入力、および I/O 構成レジスタを 備えた SPI バス I/O エクスパンダ データシート PDF | HTML 2026年 3月 10日
アプリケーション・ノート ディスクリート型アクティブ セル バランス (ACB) 設計 PDF | HTML 英語版 PDF | HTML 2025年 11月 18日
アプリケーション概要 SPI バスの理解 PDF | HTML 英語版 PDF | HTML 2025年 10月 10日
アプリケーション・ノート How to Program TXE81XX SPI I/O Expander Family PDF | HTML 2025年 7月 24日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

IO-EXP-ADAPTER-EVM — IO エクスパンダ アダプタの評価基板

IO-EXP-ADAPTER-EVM は、テストとデバッグの目的で、4 つの個別 PCB に分割することができる評価基板です。IO-EXP-ADAPTER-EVMは、I2C と SPI 向けの各 IO エクスパンダ製品ラインアップから、多様なパッケージ タイプをサポートしています。
ユーザー ガイド: PDF | HTML
評価ボード

TXE81XXEVM — TXE81XX 評価基板

TXE81XXEVM を使用すれば、SPI I/O エクスパンダの TXE81XX ファミリを評価できます。この評価基板(EVM)は、リード付きパッケージ タイプ DGS(24 と 32)、DGG(56)内で TXE8116、TXE8124、TXE8148(それぞれ 16 ビット、24 ビット、48 ビット)をサポートしています。この評価基板(EVM)を使用すれば、多くのテスト ポイントやヘッダにアクセスでき、それぞれのエクスパンダが提供する大量の I/O が付属しています。オスとメスのそれぞれのヘッダ タイプを混在させているため、容易にシャント接続が可能です。

ユーザー ガイド: PDF | HTML
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI を使用すると、内蔵のライブラリを使用して、複雑なミックスド (...)
シミュレーション・ツール

TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム

TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。

TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)

TINA は DesignSoft (...)

ユーザー ガイド: PDF
英語版 (Rev.A): PDF
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
VSSOP (DGS) 32 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブ拠点
  • アセンブリ拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ