전력 관리 전압 레퍼런스 직렬 전압 레퍼런스

REF6025

활성

통합 버퍼 및 활성화 핀을 갖춘 2.5V, 5ppm/°C 고정밀 전압 레퍼런스

제품 상세 정보

Rating Catalog VO (V) 2.5 Temp coeff (max) (ppm/°C) 5 Initial accuracy (max) (%) 0.05 Features Integrated low-output impedance buffer Iout/Iz (max) (mA) 4 Vin (min) (V) 3 Vin (max) (V) 5.5 Iq (typ) (mA) 0.82, 820 LFN 0.1 to 10 Hz (typ) (µVPP) 7.5 Operating temperature range (°C) -40 to 125 Shutdown current (ISD) (typ) (µA) 1
Rating Catalog VO (V) 2.5 Temp coeff (max) (ppm/°C) 5 Initial accuracy (max) (%) 0.05 Features Integrated low-output impedance buffer Iout/Iz (max) (mA) 4 Vin (min) (V) 3 Vin (max) (V) 5.5 Iq (typ) (mA) 0.82, 820 LFN 0.1 to 10 Hz (typ) (µVPP) 7.5 Operating temperature range (°C) -40 to 125 Shutdown current (ISD) (typ) (µA) 1
VSSOP (DGK) 8 14.7 mm² 3 x 4.9
  • Excellent Temperature Drift Performance
    • 5 ppm/°C (max) from –40°C to +125°C
  • Extremely Low Noise
    • Total Noise: 5 µVRMS With 47-µF Capacitor
    • 1/f Noise (0.1 Hz to 10 Hz): 3 µVPP/V
  • Integrated ADC Drive Buffer
    • Low Output Impedance: < 50 mΩ (0-200 kHz)
    • First Sample Precise to 18 Bits With ADS8881
    • Enables Burst-Mode DAQ Systems
  • Low Supply Current: 820 µA
  • Low Shutdown Current: 1 µA
  • High Initial Accuracy: ±0.05%
  • Very-Low Noise and Distortion
    • SNR: 100.5 dB, THD: –125 dB (ADS8881)
    • SNR: 106 dB, THD: –120 dB (ADS127L01)
  • Output Current Drive: ±4 mA
  • Programmable Short-Circuit Current
  • Verified to Drive REF Pin of ADS88xx family of SAR ADCs and ADS127xx family of Wideband ΔΣ ADCs
  • Excellent Temperature Drift Performance
    • 5 ppm/°C (max) from –40°C to +125°C
  • Extremely Low Noise
    • Total Noise: 5 µVRMS With 47-µF Capacitor
    • 1/f Noise (0.1 Hz to 10 Hz): 3 µVPP/V
  • Integrated ADC Drive Buffer
    • Low Output Impedance: < 50 mΩ (0-200 kHz)
    • First Sample Precise to 18 Bits With ADS8881
    • Enables Burst-Mode DAQ Systems
  • Low Supply Current: 820 µA
  • Low Shutdown Current: 1 µA
  • High Initial Accuracy: ±0.05%
  • Very-Low Noise and Distortion
    • SNR: 100.5 dB, THD: –125 dB (ADS8881)
    • SNR: 106 dB, THD: –120 dB (ADS127L01)
  • Output Current Drive: ±4 mA
  • Programmable Short-Circuit Current
  • Verified to Drive REF Pin of ADS88xx family of SAR ADCs and ADS127xx family of Wideband ΔΣ ADCs

The REF6000 family of voltage references have an integrated low output impedance buffer that enable the user to directly drive the REF pin of precision data converters, while preserving linearity, distortion, and noise performance. Most precision SAR and Delta-Sigma ADCs, switch binary-weighted capacitors onto the REF pin during the conversion process. In order to support this dynamic load the output of the voltage reference must be buffered with a low-output impedance (high-bandwidth) buffer. The REF6000 family devices are well suited, but not limited, to drive the REF pin of the ADS88xx family of SAR ADCs, and ADS127xx family of delta-sigma ADCs, as well as other digital-to-analog converters (DACs).

The REF6000 family of voltage references are able to maintain an output voltage within 1LSB (18-bit) with minimal droop, even during the first conversion while driving the REF pin of the ADS8881. This feature is useful in burst-mode, event-triggered, equivalent-time sampling, and variable-sampling-rate data-acquisition systems. The REF60xx variants of REF6000 family specify a maximum temperature drift of just 5 ppm/°C and initial accuracy of 0.05% for both the voltage reference and the low output impedance buffer combined. For various temperature drift options in REF6000 family, see the Device Comparison Table.

The REF6000 family of voltage references have an integrated low output impedance buffer that enable the user to directly drive the REF pin of precision data converters, while preserving linearity, distortion, and noise performance. Most precision SAR and Delta-Sigma ADCs, switch binary-weighted capacitors onto the REF pin during the conversion process. In order to support this dynamic load the output of the voltage reference must be buffered with a low-output impedance (high-bandwidth) buffer. The REF6000 family devices are well suited, but not limited, to drive the REF pin of the ADS88xx family of SAR ADCs, and ADS127xx family of delta-sigma ADCs, as well as other digital-to-analog converters (DACs).

The REF6000 family of voltage references are able to maintain an output voltage within 1LSB (18-bit) with minimal droop, even during the first conversion while driving the REF pin of the ADS8881. This feature is useful in burst-mode, event-triggered, equivalent-time sampling, and variable-sampling-rate data-acquisition systems. The REF60xx variants of REF6000 family specify a maximum temperature drift of just 5 ppm/°C and initial accuracy of 0.05% for both the voltage reference and the low output impedance buffer combined. For various temperature drift options in REF6000 family, see the Device Comparison Table.

다운로드 스크립트와 함께 비디오 보기 동영상

기술 자료

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
7개 모두 보기
유형 직함 날짜
* Data sheet REF60xx High-Precision Voltage Reference With Integrated ADC Drive Buffer datasheet (Rev. B) PDF | HTML 2016/08/29
Product overview PLC Analog Input Front-End Architectures PDF | HTML 2022/07/31
E-book Tips and tricks for designing with voltage references (Rev. A) 2021/05/07
Application note Expanding Analog Input Channels in Grid Applications (Using 16-Channel, 16-Bit, (Rev. A) 2021/02/26
E-book Voltage Supervisor and Reset ICs: Tips, Tricks and Basics 2019/06/28
White paper Voltage-reference impact on total harmonic distortion 2016/08/01
EVM User's guide REF6025EVM-PDK User Guide 2016/05/19

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

평가 보드

ADS127L01EVM — ADS127L01 평가 모듈

ADS127L01EVM은 ADS127L01을 위한 평가 보드입니다. ADS127L01은 최대 512kSPS의 데이터 속도를 지원하는 24비트, 델타-시그마 아날로그-디지털 컨버터(ADC)입니다. 이것은 우수한 DC 정확도와 뛰어난 AC 성능의 고유한 조합을 제공합니다. 고차 초퍼 안정화 모듈레이터는 대역 내 낮은 잡음으로 매우 낮은 드리프트를 달성합니다. 온보드 데시메이션 필터는 모듈레이터 및 대역 외 신호 잡음을 억제합니다. ADS127L01은 저지연 필터 외에도 리플이 ± 0.00004dB 미만의 여러 광대역 필터를 제공하고 (...)

사용 설명서: PDF
평가 보드

ADS7066EVM-PDK — 8채널 250-kSPS, 16비트, 내부 레퍼런스 ADC의 ADS7066 성능 데모 키트

ADS7066 평가 모듈(EVM) 성능 데모 키트(PDK)는 ADS7066 SAR(연속 근사 레지스터) ADC(아날로그-디지털 컨버터)의 성능 평가용 플랫폼입니다.

ADS7066EVM-PDK는 그래픽 사용자 인터페이스(GUI)가 포함된 전원 및 통신 카드를 제공하여 I/O 확장기로 8입력 채널 부품에 쉽게 연결할 수 있는 성능과 기능을 신속하게 평가할 수 있습니다.

사용 설명서: PDF
평가 보드

ADS8881EVMV2-PDK — ADS8881 18비트 1MSPS 직렬 인터페이스 SAR ADC 평가 모듈 V2 PDK

ADS8881EVMV2-PDK는 ADS8881 SAR(연속 근사 레지스터) ADC(아날로그-디지털 컨버터)를 위한 평가 플랫폼입니다. 이 평가 키트에는 ADS8881 EVMV2 보드, PHI 컨트롤러 보드, 사용자가 USB(범용 직렬 버스)를 통해 ADC와 통신하고, 데이터를 캡처하고, 데이터 분석을 수행하는 데 필요한 관련 컴퓨터 소프트웨어가 포함되어 있습니다.
사용 설명서: PDF
TI.com에서 구매 불가
평가 보드

REF6025EVM-PDK — REF6025 전압 레퍼런스 평가 모듈

REF6025EVM-PDK는 REF6025 전압 레퍼런스의 성능을 평가하기 위한 플랫폼입니다. 평가 키트는 장치의 주요 기능인 장치의 버스트 모드 성능을 제공합니다.
사용 설명서: PDF
TI.com에서 구매 불가
시뮬레이션 모델

REF6025 TINA-TI Reference Design

SBOM985.TSC (6483 KB) - TINA-TI Reference Design
시뮬레이션 모델

REF6025 TINA-TI Transient Spice Model

SBOM984.ZIP (31 KB) - TINA-TI Spice Model
시뮬레이션 툴

PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®

TI용 PSpice®는 아날로그 회로의 기능을 평가하는 데 사용되는 설계 및 시뮬레이션 환경입니다. 완전한 기능을 갖춘 이 설계 및 시뮬레이션 제품군은 Cadence®의 아날로그 분석 엔진을 사용합니다. 무료로 제공되는 TI용 PSpice에는 아날로그 및 전력 포트폴리오뿐 아니라 아날로그 행동 모델에 이르기까지 업계에서 가장 방대한 모델 라이브러리 중 하나가 포함되어 있습니다.

TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 착수하기 (...)
레퍼런스 디자인

TIDA-010032 — 이더넷, 6LoWPAN RF 메시 등을 지원하는 범용 데이터 집신기 레퍼런스 설계

IPv6 기반 그리드 통신은 스마트 계량기 및 그리드 자동화와 같은 산업용 시장 및 애플리케이션에서 표준으로 사용되고 있습니다. 범용 데이터 집신기 설계는 이더넷 백본 통신, 6LoWPAN RF 메시 네트워킹, RS-485 등과 통합된 완전한 IPv6 기반 네트워크 솔루션을 제공합니다. 6LoWPAN 메시 네트워킹은 표준 기반 상호 운용성, 신뢰성, 보안 및 장거리 연결과 같은 주요 문제를 해결합니다. 이 설계를 통해 이더넷 백본 통신을 통해 액세스할 수 있는 웹 서버를 통해 최종 장치를 원격으로 제어 및 모니터링할 수 있습니다. (...)
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDA-01471 — PLC 아날로그 입력용 IEPE 진동 센서 인터페이스 레퍼런스 설계

산업용 진동 센서는 예측형 유지 보수에 필요한 상태 모니터링에 중요한 부분입니다. IEPE(통합 전자 압전) 센서는 산업 환경에서 가장 일반적으로 사용되는 진동 센서입니다. 이 설계는 IEPE 센서 인터페이스를 위한 완전한 아날로그 프론트 엔드이며, 저전력 및 소형 풋프린트 구현으로 유연한 고해상도, 고속 변환을 달성하는 방법을 보여줍니다.
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIPD173 — 단일 종단 멀티플렉싱 애플리케이션용 16비트 1MSPS 데이터 수집 레퍼런스 디자인

This TI Precision Verified Design details a systematic design methodology for a 16 bit, 1MSPS, single-ended data acquisition (DAQ) block optimized to achieve excellent settling time, power consumption, static performance and dynamic performance for multiplexed applications.  The design (...)
Design guide: PDF
회로도: PDF
패키지 CAD 기호, 풋프린트 및 3D 모델
VSSOP (DGK) 8 Ultra Librarian

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상