인터페이스 I2C, I3C 및 SPI IC I2C 및 SPI GPIO(범용 I/O)

TXE8124

활성

인터럽트, 리셋 및 I/O 구성 가능 레지스터를 지원하는 24비트 SPI 버스 I/O 확장기

제품 상세 정보

Number of I/Os 24 Features Configuration registers, Fail-safe, Interrupt pin, Reset pin Supply voltage (min) (V) 1.65 Supply voltage (max) (V) 5.5 Rating Catalog Frequency (max) (MHz) 10 Operating temperature range (°C) -40 to 125
Number of I/Os 24 Features Configuration registers, Fail-safe, Interrupt pin, Reset pin Supply voltage (min) (V) 1.65 Supply voltage (max) (V) 5.5 Rating Catalog Frequency (max) (MHz) 10 Operating temperature range (°C) -40 to 125
VSSOP (DGS) 32 39.69 mm² 8.1 x 4.9
  • Operating supply voltage range of 1.65V to 5.5V
  • Low standby current consumption of 2.3µA typical
  • SPI SCLK Frequency
    • 10MHz from 3.3V to 5.5V
    • 5MHz from 1.65V to 5.5V
  • SPI daisy-chain supported
  • SPI read and write with burst mode
  • Multi-port SPI command to configure multiple ports simultaneously
  • IOFF supported input port pins
  • Active-low reset input (RESET)
  • Open-drain active-low interrupt output (INT)
    • Interrupt mask and status per I/O
    • Interrupt status per port
  • Built-in fail-safe I/O feature
  • Individual I/O configuration for
    • Input and Output function
    • Polarity inversion
    • Output push-pull and open-drain selection
    • Integrated pull-up or pull-down selection
    • Bus-hold feature to maintain last I/O state
    • Glitch filter enable selection
  • Latched outputs with 10mA drive capability for directly driving LEDs
  • Latch-up performance exceeds 100mA per JESD 78, class II
  • ESD protection exceeds JESD 22
    • 2000V Human-body model (A114-A)
    • 1000V Charged-device model (C101)
  • Operating supply voltage range of 1.65V to 5.5V
  • Low standby current consumption of 2.3µA typical
  • SPI SCLK Frequency
    • 10MHz from 3.3V to 5.5V
    • 5MHz from 1.65V to 5.5V
  • SPI daisy-chain supported
  • SPI read and write with burst mode
  • Multi-port SPI command to configure multiple ports simultaneously
  • IOFF supported input port pins
  • Active-low reset input (RESET)
  • Open-drain active-low interrupt output (INT)
    • Interrupt mask and status per I/O
    • Interrupt status per port
  • Built-in fail-safe I/O feature
  • Individual I/O configuration for
    • Input and Output function
    • Polarity inversion
    • Output push-pull and open-drain selection
    • Integrated pull-up or pull-down selection
    • Bus-hold feature to maintain last I/O state
    • Glitch filter enable selection
  • Latched outputs with 10mA drive capability for directly driving LEDs
  • Latch-up performance exceeds 100mA per JESD 78, class II
  • ESD protection exceeds JESD 22
    • 2000V Human-body model (A114-A)
    • 1000V Charged-device model (C101)

The TXE8124 devices provide general purpose parallel input/output (I/O) expansion for the four wire Serial Peripheral Interface (SPI) protocol and is designed for 1.65V to 5.5V VCC operation. The TXE8124 supports both standard point-to-point communication along with daisy-chaining of multiple devices.

The device supports 10MHz from 3.3V to 5.5V and 5MHz from 1.65V to 5.5V. I/O expanders, such as the TXE8124, are designed for when additional I/Os are needed for switches, sensors, push-buttons, LEDs, and fans.

The TXE8124 devices has 3 I/O ports of 8 IOs each, which include additional features designed to enhance the I/O performance in terms of speed, power consumption, and flexibility. These include per I/O programmable open-drain or push-pull outputs, programmable pull-up and pull-down resistors, bus-hold latchable inputs, maskable interrupt, interrupt status register, glitch filter and a fail-safe register mode which is enabled by the FAIL-SAFE pin.

The TXE8124 devices provide general purpose parallel input/output (I/O) expansion for the four wire Serial Peripheral Interface (SPI) protocol and is designed for 1.65V to 5.5V VCC operation. The TXE8124 supports both standard point-to-point communication along with daisy-chaining of multiple devices.

The device supports 10MHz from 3.3V to 5.5V and 5MHz from 1.65V to 5.5V. I/O expanders, such as the TXE8124, are designed for when additional I/Os are needed for switches, sensors, push-buttons, LEDs, and fans.

The TXE8124 devices has 3 I/O ports of 8 IOs each, which include additional features designed to enhance the I/O performance in terms of speed, power consumption, and flexibility. These include per I/O programmable open-drain or push-pull outputs, programmable pull-up and pull-down resistors, bus-hold latchable inputs, maskable interrupt, interrupt status register, glitch filter and a fail-safe register mode which is enabled by the FAIL-SAFE pin.

다운로드 스크립트와 함께 비디오 보기 비디오

기술 자료

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하세요.
4개 모두 보기
상위 문서 유형 직함 형식 옵션 날짜
* Data sheet TXE8124 24-Bit SPI Bus I/O Expander with Interrupt Output, Reset Input, and I/O Configuration Registers datasheet PDF | HTML 2026/03/30
Application note Discrete Active Cell Balancing Design PDF | HTML 2025/10/29
Application brief Understanding the SPI Bus PDF | HTML 2025/08/22
Application note How to Program TXE81XX SPI I/O Expander Family PDF | HTML 2025/07/24

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

평가 보드

IO-EXP-ADAPTER-EVM — IO 확장기 어댑터 평가 모듈

IO-EXP-ADAPTER-EVM은 테스트 및 디버깅 목적으로 4개의 개별 PCB로 나눌 수 있는 평가 모듈입니다. IO-EXP-ADAPTER-EVM은 TI의 I2C 및 SPI IO 확장기 포트폴리오의 다양한 패키지 유형을 지원합니다.
사용 설명서: PDF | HTML
TI.com에서 구매할 수 없음
평가 보드

TXE81XXEVM — TXE81XX 평가 모듈

TXE81XXEVM을 사용하면 SPI I/O 확장기 TXE81XX 제품군을 평가할 수 있습니다. 이 EVM은 리드 패키지 유형 DGS(24 및 32) 및 DGG(56)에서 TXE8116, TXE8124 및 TXE8148(각각 16비트, 24비트 및 48비트)을 지원합니다. 이 EVM은 각 확장기에서 제공하는 많은 I/O를 함께 사용할 수 있는 여러 테스트 포인트 및 헤더에 대한 액세스를 제공합니다. 션트 연결을 쉽게 할 수 있는 수 헤더와 암 헤더 유형이 혼합되어 있습니다.

사용 설명서: PDF | HTML
TI.com에서 구매할 수 없음
시뮬레이션 툴

PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®

TI용 PSpice®는 아날로그 회로의 기능을 평가하는 데 사용되는 설계 및 시뮬레이션 환경입니다. 완전한 기능을 갖춘 이 설계 및 시뮬레이션 제품군은 Cadence®의 아날로그 분석 엔진을 사용합니다. 무료로 제공되는 TI용 PSpice에는 아날로그 및 전력 포트폴리오뿐 아니라 아날로그 행동 모델에 이르기까지 업계에서 가장 방대한 모델 라이브러리 중 하나가 포함되어 있습니다.

TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 착수하기 (...)
시뮬레이션 툴

TINA-TI — SPICE 기반 아날로그 시뮬레이션 프로그램

TINA-TI provides all the conventional DC, transient and frequency domain analysis of SPICE and much more. TINA has extensive post-processing capability that allows you to format results the way you want them. Virtual instruments allow you to select input waveforms and probe circuit nodes voltages (...)
사용 설명서: PDF
패키지 CAD 기호, 풋프린트 및 3D 모델
VSSOP (DGS) 32 Ultra Librarian

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상