Das TIDA-01051-Referenzdesign dient zur Demonstration optimierter Kanaldichte, Integration, Stromverbrauch, Taktverteilung und Signalkettenleistung von Datenerfassungssystemen mit sehr hoher Kanalanzahl, wie sie beispielsweise in automatischen Prüfgeräten (ATE) verwendet werden. Durch den Einsatz von Serialisierern wie dem DS90C383B von TI zur Kombination vieler ADC-Ausgänge mit simultaner Abtastung in mehreren LVDS-Leitungen wird die Anzahl der Pins, die das Host-FPGA verarbeiten muss, drastisch reduziert. Dadurch kann ein einziger FPGA eine erheblich höhere Anzahl von DAQ-Kanälen verarbeiten und die Komplexität des Platinenlayouts wird erheblich reduziert.
Merkmale
- Zwei 20-Bit-SAR-ADC-Kanäle (erweiterbar bis zu 28)
- Dreistufige MUX-Struktur (bis zu 64 Kanäle pro ADC)
- Hebt die Durchsatzverbesserungen bei Verwendung serialisierter ADC-Ausgangsdaten hervor
- Modulares Frontend-Referenzdesign für Systeme mit hoher Kanalanzahl, die wiederholt werden können
- Bis zu ± 12 V Eingangssignal (± 24 Vpp differenziell)