TIDA-01051

Referenzdesign zur Optimierung der FPGA-Auslastung und des Datendurchsatzes für automatische Prüfger

TIDA-01051

Designdateien

Überblick

Das TIDA-01051-Referenzdesign dient zur Demonstration optimierter Kanaldichte, Integration, Stromverbrauch, Taktverteilung und Signalkettenleistung von Datenerfassungssystemen mit sehr hoher Kanalanzahl, wie sie beispielsweise in automatischen Prüfgeräten (ATE) verwendet werden. Durch den Einsatz von Serialisierern wie dem DS90C383B von TI zur Kombination vieler ADC-Ausgänge mit simultaner Abtastung in mehreren LVDS-Leitungen wird die Anzahl der Pins, die das Host-FPGA verarbeiten muss, drastisch reduziert.  Dadurch kann ein einziger FPGA eine erheblich höhere Anzahl von DAQ-Kanälen verarbeiten und die Komplexität des Platinenlayouts wird erheblich reduziert.

Merkmale
  • Zwei 20-Bit-SAR-ADC-Kanäle (erweiterbar bis zu 28)
  • Dreistufige MUX-Struktur (bis zu 64 Kanäle pro ADC)
  • Hebt die Durchsatzverbesserungen bei Verwendung serialisierter ADC-Ausgangsdaten hervor
  • Modulares Frontend-Referenzdesign für Systeme mit hoher Kanalanzahl, die wiederholt werden können
  • Bis zu ± 12 V Eingangssignal (± 24 Vpp differenziell)
Herunterladen Video mit Transkript ansehen Video

Eine voll bestückte Platine wurde nur für Test- und Leistungsvalidierung entwickelt. Sie wird nicht zum Verkauf angeboten.

Designdateien und Produkte

Designdateien

Laden Sie sich sofort einsetzbare Systemdateien herunter, um Ihren Designprozess zu beschleunigen.

TIDUCH2.PDF (6791 KB)

Überblick über Referenzdesigns und verifizierte Leistungstestdaten

TIDRQJ0.PDF (2003 KB)

Detaillierter Überblick über das Design-Layout zur Bestimmung der Position der Komponenten

TIDRQI9.PDF (108 KB)

Vollständige Liste mit Designkomponenten, Referenz-Bezeichnern und Hersteller-/Teilenummern

TIDRQJ2.ZIP (15688 KB)

Dateien für 3D-Modelle oder 2D-Zeichnungen von IC-Komponenten

TIDCDB8.ZIP (1736 KB)

Designdatei mit Informationen zur physikalischen Platinenschicht der Design-Platine

TIDRQJ1.PDF (8638 KB)

Leiterplattenschicht-Plotdatei zur Erstellung des Design-Layouts der Leiterplatte

TIDRQI8.PDF (2808 KB)

Detailliertes Schaltplandiagramm für Design-Layout und Komponenten

Produkte

Enthält TI-Produkte in der Entwicklung und mögliche Alternativen.

AC/DC- und DC/DC-Wandler (integrierter FET)

LM7705Rauscharmer Vorspannungsgenerator, negativ

Datenblatt: PDF | HTML
D-Typ-Flipflops

SN74AUP1G80Energieeffizientes Einzelflipflop (Typ D) mit positiver Flankensteuerung

Datenblatt: PDF | HTML
Präzisionsoperationsverstärker (Vos < 1 mV)

OPA376Präziser Operationsverstärker (0,025 mV), rauscharm (7,5 nV/rtHz), niedriger Ruhestrom (760 uA)

Datenblatt: PDF | HTML
Präzisionsoperationsverstärker (Vos < 1 mV)

OPA827Operationsverstärker, rauscharmer, hochpräzise, JFET-Eingang

Datenblatt: PDF | HTML
Oszillatoren

LMK61E2Programmierbarer EEPROM-Oszillator mit extrem geringem Jitter für medizinische Bildgebung sowie T

Datenblatt: PDF | HTML
Linear- und Low-Dropout-Regler (LDO)

TPS7A3001-EPVerbessertes Produkt – extrem rauscharmer 200-mA-Low-Dropout-Regler mit hohem PSRR für negative E

Datenblatt: PDF
Analog- & Präzisionsschalter & -multiplexer

MUX36D04Analoger Präzisionsmultiplexer 1 pA Einschaltverlust, 36 V, 4:1, 2 Kanäle

Datenblatt: PDF | HTML
Hochgeschwindigkeits-Operationsverstärker (Transitfrequenz ≥ 50 MHz)

OPA625SAR-ADC-Treiber für Verstärker mit hoher Bandbreite, hoher Präzision, geringem Rauschen und Verzerru

Datenblatt: PDF | HTML
Invertierende Puffer & Treiber

SN74AHC1G04Einzelner 2-V- bis 5,5-V-Inverter

Datenblatt: PDF | HTML
Voll differenzielle Verstärker

THS4551Rauscharmer, präziser Volldifferenzverstärker, 150 MHz

Datenblatt: PDF | HTML
Serializer/Deserializer für FPD-Link

DS90C383BProgrammierbarer LVDS-Sender, +3,3V, 24-Bit-Flachbildschirm (FPD) Link -65 MHz

Datenblatt: PDF
AND-Gatter

CD4081BUND-Gatter, 4 Kanäle, 2 Eingänge, 3 bis 18 V

Datenblatt: PDF
Präzisions-ADCs

ADS8910B1-Kanal-SAR-ADC, 18 Bit, 1 MSPS, interner VREF-Puffer, interner LDO, erweiterte SPI-Schnittstelle

Datenblatt: PDF | HTML
Taktpuffer

LMK00804BDifferenzial/LVCMOS-zu-LVCMOS/TTL-Fanout-Puffer mit geringem Versatz und 1-zu-4-Multiplexer

Datenblatt: PDF | HTML
AC/DC- und DC/DC-Wandler (integrierter FET)

LM53635-Q1Synchroner Abwärtswandler mit 2,1 MHz (3,5 A, 36 V) für Fahrzeuganwendungen

Datenblatt: PDF | HTML
AC/DC- und DC/DC-Wandler (integrierter FET)

LM46001Synchroner Abwärtsspannungswandler, 3,5 bis 60 V, 1 A

Datenblatt: PDF | HTML
Serienspannungsreferenzen

REF6041Hochpräzise Spannungsreferenz, 4,096 V, 5 ppm/°C, mit integriertem Puffer & Aktivierungspin

Datenblatt: PDF | HTML
Linear- und Low-Dropout-Regler (LDO)

TPS7A47Rauscharmer Spannungsregler mit hohem PSRR und niedrigem Dropout, 1 A, 36 V, mit Aktivierung

Datenblatt: PDF | HTML
Stromversorgungsmodule (integrierter Induktor)

TPS820842 A, hocheffizientes Abwärtswandlermodul mit integrierter Induktivität

Datenblatt: PDF | HTML

Technische Dokumentation

star
= Von TI ausgewählte Top-Dokumentation
Keine Ergebnisse gefunden. Bitte geben Sie einen anderen Begriff ein und versuchen Sie es erneut.
Alle anzeigen 1
Typ Titel Neueste englische Version herunterladen Datum
* Designleitfaden Ref Design Optimizing FPGA and Data Throughput for High Channel Auto Testers 10.04.2017

Verwandte Designressourcen

Referenzdesigns

Referenzdesign
TIDA-00732 Referenzdesign für isolierte 18-Bit-Datenerfassungslösung mit 2 MSPS für Maximalwerte bei Rauschabst TIDA-01035 20-Bit-Referenzdesign für isolierte Datenerfassung mit optimiertem Jitter für maximalen SNR und Abta TIDA-01037 20-Bit, 1-MSPS-Isolator Optimiertes Referenzdesign für die Datenerfassung zur Maximierung von SNR un TIDA-01050 Referenzdesign eines optimierten Analog-Frontend-Datenerfassungssystems für 18-Bit-SAR-Datenwandler TIDA-01052 ADC-Treiber-Referenzdesign zur Verbesserung des Full Scale THD bei negativer Versorgung TIDA-01053 Referenzdesign für ADC-Treiber zur Optimierung von THD, Rauschen und SNR für Messeinrichtungen mit h TIDA-01054 Multi-Rail-Leistungs-Referenzdesign zur Eliminierung von EMI-Effekten in Hochleistungs-DAQ-Systemen TIDA-01055 ADC-Spannungsreferenzpuffer-Optimierung – Referenzdesign für Hochleistungs-DAQ-Systeme TIDA-01056 Referenzdesign für 20-Bit-1-MSPS-DAQ zur Optimierung der Stromversorgungseffizienz bei gleichzeitige TIDA-01057 Referenzdesign Maximierung des dynamischen Signalbereichs für echten Differenzeingang von 10 Vpp bis

Support und Schulungen

TI E2E™-Foren mit technischem Support von TI-Ingenieuren

Alle Forenthemen auf Englisch anzeigen

Inhalte werden ohne Gewähr von TI und der Community bereitgestellt. Sie stellen keine Spezifikationen von TI dar. Siehe Nutzungsbedingungen.

Bei Fragen zu den Themen Qualität, Gehäuse oder Bestellung von TI-Produkten siehe TI-Support.