JAJSVW8A December   2024  – April 2025 ADC3664-SP

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 説明
  5. ピン構成および機能
  6. 仕様
    1. 5.1 絶対最大定格
    2. 5.2 ESD 定格
    3. 5.3 推奨動作条件
    4. 5.4 熱に関する情報
    5. 5.5 電気的特性 - 消費電力
    6. 5.6 電気的特性 - DC 仕様
    7. 5.7 電気的特性 - AC 仕様
    8. 5.8 タイミング要件
    9. 5.9 代表的特性
  7. パラメータ測定情報
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1 アナログ入力
        1. 7.3.1.1 アナログ入力帯域幅
        2. 7.3.1.2 アナログ フロント エンド設計
          1. 7.3.1.2.1 サンプリング グリッチ フィルタ
          2. 7.3.1.2.2 AC 結合
          3. 7.3.1.2.3 DC 結合
      2. 7.3.2 クロック入力
        1. 7.3.2.1 差動クロック入力とシングルエンド クロック入力の比較
        2. 7.3.2.2 信号アクイジション時間の調整
      3. 7.3.3 電圧リファレンス
        1. 7.3.3.1 内部基準電圧
        2. 7.3.3.2 外部電圧リファレンス
      4. 7.3.4 デジタル データ パスおよびインターフェイス
        1. 7.3.4.1 データ パスの概要
        2. 7.3.4.2 デジタル インターフェイス
        3. 7.3.4.3 DCLKIN
        4. 7.3.4.4 出力スクランブラ
        5. 7.3.4.5 出力ビット マッパー
          1. 7.3.4.5.1 2 線式モード
          2. 7.3.4.5.2 1 線式モード
          3. 7.3.4.5.3 1/2 線式モード
        6. 7.3.4.6 出力データ フォーマット
        7. 7.3.4.7 テスト・パターン
      5. 7.3.5 デジタル ダウン コンバータ
        1. 7.3.5.1 デシメーション動作
        2. 7.3.5.2 数値制御発振器 (NCO)
        3. 7.3.5.3 デシメーション フィルタ
        4. 7.3.5.4 SYNC
        5. 7.3.5.5 デシメーションを使用した出力データ フォーマット
    4. 7.4 デバイスの機能モード
      1. 7.4.1 低レイテンシ モード
      2. 7.4.2 平均化モード
    5. 7.5 プログラミング
      1. 7.5.1 ピン制御
      2. 7.5.2 シリアル・ペリフェラル・インターフェイス (SPI)
        1. 7.5.2.1 レジスタ書き込み
        2. 7.5.2.2 レジスタ読み出し
      3. 7.5.3 デバイス設定手順
      4. 7.5.4 レジスタ マップ
        1. 7.5.4.1 レジスタの詳細説明
  9. アプリケーション情報に関する免責事項
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
      2. 8.2.2 詳細な設計手順
    3. 8.3 初期化セットアップ
    4. 8.4 電源に関する推奨事項
    5. 8.5 レイアウト
      1. 8.5.1 レイアウトのガイドライン
      2. 8.5.2 レイアウト例
  10. デバイスおよびドキュメントのサポート
    1. 9.1 ドキュメントの更新通知を受け取る方法
    2. 9.2 サポート・リソース
    3. 9.3 商標
    4. 9.4 静電気放電に関する注意事項
    5. 9.5 用語集
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報
    1. 11.1 メカニカル データ

レジスタ マップ

表 7-8 レジスタ マップの概要
レジスタ
アドレス
レジスタ データ
A[11:0]D7D6D5D4D3D2D1D0
0x000000000リセット
0x07IF_MAPPER_SEL0IF_SEL_ENIF_MODE_SEL
0x0800000PDN_APDN_BPDN_
GLOBAL
0x090000PDN_DA1PDN_DA0PDN_DB1PDN_DB0
0x0ESYNC_
PIN_EN
SPI_SYNC_
VAL
SYNC_SRC_SEL0CTRL_MODEREF_SELSE_CLK_EN
0x1100000DLL_PDN00
0x130000000FUSE_LD
0x14PAT_DATA[7:0]
0x15PAT_DATA[15:8]
0x16TP1_MODETP0_MODEPAT_DATA_[17:16]
0x19FCLK_SRC00FCLK_DIV000TOG_FCLK
0x1A0HALF_
SWING_EN
000000
0x1BRES_
SEL_EN
20B_ENRES_SEL000
0x1E0000LVDS_DATA_DELLVDS_DCLK_DEL
0x20FCLK_PAT[7:0]
0x21FCLK_PAT[15:8]
0x220SCR_EN00FCLK_PAT[19:16]
0x2400AVG_ENDDC_INP_SELDSP_ENDDC_EN0
0x25DDC_
MUX_EN
DEC_FACTORDDC_MODE000
0x26DDC0_GAINNCO0_RES0DDC1_GAINNCO1_RES0
0x27000IQ0_ORDERQ0_DEL000
0x2AFCW0[7:0]
0x2BFCW0[15:8]
0x2CFCW0[23:16]
0x2DFCW0[31:24]
0x2E000IQ1_ORDERQ1_DEL000
0x31FCW1[7:0]
0x32FCW1[15:8]
0x33FCW1[23:16]
0x34FCW1[31:24]
0x39..0x60BIT_MAPPER_A
0x61..0x88BIT_MAPPER_B
0x8F000000FORMAT_A0
0x92000000FORMAT_B0
0x244 0 0 DCLKIN_
VCM
0 0 0 0 0