JAJSVW8A
December 2024 – April 2025
ADC3664-SP
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
説明
4
ピン構成および機能
5
仕様
5.1
絶対最大定格
5.2
ESD 定格
5.3
推奨動作条件
5.4
熱に関する情報
5.5
電気的特性 - 消費電力
5.6
電気的特性 - DC 仕様
5.7
電気的特性 - AC 仕様
5.8
タイミング要件
5.9
代表的特性
6
パラメータ測定情報
7
詳細説明
7.1
概要
7.2
機能ブロック図
7.3
機能説明
7.3.1
アナログ入力
7.3.1.1
アナログ入力帯域幅
7.3.1.2
アナログ フロント エンド設計
7.3.1.2.1
サンプリング グリッチ フィルタ
7.3.1.2.2
AC 結合
7.3.1.2.3
DC 結合
7.3.2
クロック入力
7.3.2.1
差動クロック入力とシングルエンド クロック入力の比較
7.3.2.2
信号アクイジション時間の調整
7.3.3
電圧リファレンス
7.3.3.1
内部基準電圧
7.3.3.2
外部電圧リファレンス
7.3.4
デジタル データ パスおよびインターフェイス
7.3.4.1
データ パスの概要
7.3.4.2
デジタル インターフェイス
7.3.4.3
DCLKIN
7.3.4.4
出力スクランブラ
7.3.4.5
出力ビット マッパー
7.3.4.5.1
2 線式モード
7.3.4.5.2
1 線式モード
7.3.4.5.3
1/2 線式モード
7.3.4.6
出力データ フォーマット
7.3.4.7
テスト・パターン
7.3.5
デジタル ダウン コンバータ
7.3.5.1
デシメーション動作
7.3.5.2
数値制御発振器 (NCO)
7.3.5.3
デシメーション フィルタ
7.3.5.4
SYNC
7.3.5.5
デシメーションを使用した出力データ フォーマット
7.4
デバイスの機能モード
7.4.1
低レイテンシ モード
7.4.2
平均化モード
7.5
プログラミング
7.5.1
ピン制御
7.5.2
シリアル・ペリフェラル・インターフェイス (SPI)
7.5.2.1
レジスタ書き込み
7.5.2.2
レジスタ読み出し
7.5.3
デバイス設定手順
7.5.4
レジスタ マップ
7.5.4.1
レジスタの詳細説明
8
アプリケーション情報に関する免責事項
8.1
アプリケーション情報
8.2
代表的なアプリケーション
8.2.1
設計要件
8.2.2
詳細な設計手順
8.3
初期化セットアップ
8.4
電源に関する推奨事項
8.5
レイアウト
8.5.1
レイアウトのガイドライン
8.5.2
レイアウト例
9
デバイスおよびドキュメントのサポート
9.1
ドキュメントの更新通知を受け取る方法
9.2
サポート・リソース
9.3
商標
9.4
静電気放電に関する注意事項
9.5
用語集
10
改訂履歴
11
メカニカル、パッケージ、および注文情報
11.1
メカニカル データ
7
詳細説明