JAJSVW8A December   2024  – April 2025 ADC3664-SP

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 説明
  5. ピン構成および機能
  6. 仕様
    1. 5.1 絶対最大定格
    2. 5.2 ESD 定格
    3. 5.3 推奨動作条件
    4. 5.4 熱に関する情報
    5. 5.5 電気的特性 - 消費電力
    6. 5.6 電気的特性 - DC 仕様
    7. 5.7 電気的特性 - AC 仕様
    8. 5.8 タイミング要件
    9. 5.9 代表的特性
  7. パラメータ測定情報
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1 アナログ入力
        1. 7.3.1.1 アナログ入力帯域幅
        2. 7.3.1.2 アナログ フロント エンド設計
          1. 7.3.1.2.1 サンプリング グリッチ フィルタ
          2. 7.3.1.2.2 AC 結合
          3. 7.3.1.2.3 DC 結合
      2. 7.3.2 クロック入力
        1. 7.3.2.1 差動クロック入力とシングルエンド クロック入力の比較
        2. 7.3.2.2 信号アクイジション時間の調整
      3. 7.3.3 電圧リファレンス
        1. 7.3.3.1 内部基準電圧
        2. 7.3.3.2 外部電圧リファレンス
      4. 7.3.4 デジタル データ パスおよびインターフェイス
        1. 7.3.4.1 データ パスの概要
        2. 7.3.4.2 デジタル インターフェイス
        3. 7.3.4.3 DCLKIN
        4. 7.3.4.4 出力スクランブラ
        5. 7.3.4.5 出力ビット マッパー
          1. 7.3.4.5.1 2 線式モード
          2. 7.3.4.5.2 1 線式モード
          3. 7.3.4.5.3 1/2 線式モード
        6. 7.3.4.6 出力データ フォーマット
        7. 7.3.4.7 テスト・パターン
      5. 7.3.5 デジタル ダウン コンバータ
        1. 7.3.5.1 デシメーション動作
        2. 7.3.5.2 数値制御発振器 (NCO)
        3. 7.3.5.3 デシメーション フィルタ
        4. 7.3.5.4 SYNC
        5. 7.3.5.5 デシメーションを使用した出力データ フォーマット
    4. 7.4 デバイスの機能モード
      1. 7.4.1 低レイテンシ モード
      2. 7.4.2 平均化モード
    5. 7.5 プログラミング
      1. 7.5.1 ピン制御
      2. 7.5.2 シリアル・ペリフェラル・インターフェイス (SPI)
        1. 7.5.2.1 レジスタ書き込み
        2. 7.5.2.2 レジスタ読み出し
      3. 7.5.3 デバイス設定手順
      4. 7.5.4 レジスタ マップ
        1. 7.5.4.1 レジスタの詳細説明
  9. アプリケーション情報に関する免責事項
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
      2. 8.2.2 詳細な設計手順
    3. 8.3 初期化セットアップ
    4. 8.4 電源に関する推奨事項
    5. 8.5 レイアウト
      1. 8.5.1 レイアウトのガイドライン
      2. 8.5.2 レイアウト例
  10. デバイスおよびドキュメントのサポート
    1. 9.1 ドキュメントの更新通知を受け取る方法
    2. 9.2 サポート・リソース
    3. 9.3 商標
    4. 9.4 静電気放電に関する注意事項
    5. 9.5 用語集
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報
    1. 11.1 メカニカル データ

電気的特性 - DC 仕様

標準値は、TA = 25℃、全温度範囲は TMIN = –55℃~TMAX = 105℃、ADC サンプリング レート= 125MSPS、50% クロック デューティ サイクル、AVDD = IOVDD = 1.8V、1.6V 外部リファレンス、–1dBFS 差動入力 (特に記述のない限り)
パラメータ テスト条件 最小値 標準値 最大値 単位
DC 精度
ミッシング コードなし 14 ビット
PSRR 電源除去比 FIN = 1MHz 35 dB
DNL 微分非直線性 FIN = 5MHz ±0.9 ±0.97 LSB
INL 積分非直線性 FIN = 5MHz ±2.6 ±9.5 LSB
VOS 入力オフセット ±30 ±50 LSB
VOS_DRIFT オフセットのドリフト ±0.06 LSB/℃
エラー ゲイン誤差と内部リファレンスの組み合わせ誤差 両方のチャネルに電源が投入されます ±2 %FSR
ゲイン誤差 両方のチャネルに電源が投入されます ±1.8 %FSR
ゲイン ドリフト 1.6V 外部リファレンス。 ±57 ppm/℃
内部基準電圧 106 ppm/℃
変換ノイズ 0.7 LSB
ADC アナログ入力 (AINP/M、BINP/M)
FS 入力フル スケール 差動 3.2 Vpp
VCM 入力同相電圧 0.95 V
RIN 入力抵抗 DC で差動 8
CIN 入力容量 DC で差動 5.4 pF
VOCM 出力同相電圧 0.95 V
BW フルパワー アナログ入力帯域幅 (-3dB): 200 MHz
内部基準電圧
VREF 内部リファレンス電圧 1.6 V
VREF 出力インピーダンス 8 Ω
外部電圧リファレンス
VREF 外部電圧リファレンス 1.6 V
入力電流 1 mA
入力インピーダンス 5.3
クロック入力 (CLKP/M)
入力クロック周波数 外部リファレンス 1 125 MHz
内部基準電圧 100 125 MHz
VID 差動入力電圧 0.5 1 Vpp
VCM 入力同相電圧 0.9 V
RIN 同相へのシングル エンド入力抵抗 5
CIN シングル エンド入力容量 1.5 pF
クロック デューティ サイクル 45 50 60 %
デジタル入力 (RESET、PDN、SCLK、SEN、SDIO)
VIH High レベル入力電圧 1.5 V
VIL Low レベル入力電圧 0.3
IIH High レベル入力電流 90 150 μA
IIL Low レベル入力電流 -150 -90 μA
CI 入力容量 1.5 pF
デジタル出力 (SDOUT)
VOH High レベル出力電圧 ILOAD = -400uA IOVDD - 0.1 IOVDD V
VOL Low レベル出力電圧 ILOAD = 400uA 0.1
LVDS レーン速度 1 Gbps
VID DCLKIN 差動入力電圧 200 350 mVpp
VCM DCLKIN 入力同相モード電圧最大値 1.1 1.2 1.3 V
SLVDS インターフェイス
VOD 差動出力電圧 0.585 700 0.785 mVpp
VCM 出力同相電圧 0.85 1.0 1.15 V