Startseite Schnittstelle LVDS-, M-LVDS- und PECL-ICs

DS90LVRA2

AKTIV

LVDS-Zweifach-Differenzialleitungsempfänger 1,8 V, 600 Mbit/s

Produktdetails

Function Receiver Protocols LVDS Number of transmitters 0 Number of receivers 2 Supply voltage (V) 1.8 Signaling rate (MBits) 600 Input signal LVDS Rating Catalog Operating temperature range (°C) -40 to 85
Function Receiver Protocols LVDS Number of transmitters 0 Number of receivers 2 Supply voltage (V) 1.8 Signaling rate (MBits) 600 Input signal LVDS Rating Catalog Operating temperature range (°C) -40 to 85
WSON (DEM) 8 4 mm² 2 x 2
  • 600 Mbps (300 MHz) switching rates
  • 50 ps differential skew (typical)
  • 0.1 ns channel-to-channel skew (typical)
  • 1.8 V power supply
  • Flow-through pinout
  • Power down high impedance on LVDS inputs
  • Output slew rate control
  • LVDS inputs accept LVDS/CML/LVPECL signals
  • Conforms to ANSI/TIA/EIA-644 standard
  • Pin compatible with DS90LV028A-Q1
  • OPN variants
    • Standard: 0°C to 70°C
    • Industrial: -40°C to +85°C
  • 600 Mbps (300 MHz) switching rates
  • 50 ps differential skew (typical)
  • 0.1 ns channel-to-channel skew (typical)
  • 1.8 V power supply
  • Flow-through pinout
  • Power down high impedance on LVDS inputs
  • Output slew rate control
  • LVDS inputs accept LVDS/CML/LVPECL signals
  • Conforms to ANSI/TIA/EIA-644 standard
  • Pin compatible with DS90LV028A-Q1
  • OPN variants
    • Standard: 0°C to 70°C
    • Industrial: -40°C to +85°C

The DS90LVRA2 is a dual CMOS differential line receiver designed for applications requiring high input common mode range, high data rates and CMOS output with slew rate control. The device is designed to support data rates of 600 Mbps (300 MHz) utilizing Low Voltage Differential Signaling (LVDS) technology.

The DS90LVRA2 accepts low voltage (350 mV typical) differential input signals and translates them to 1.8 V CMOS output levels depending on power supply voltage. The DS90LVRA2 has a flow-through design for easy PCB layout.

The DS90LVRA2 and companion LVDS line driver DS90LV027AQ provide a new alternative to high power PECL/ECL devices for high speed point-to-point interface applications.

The DS90LVRA2 is a dual CMOS differential line receiver designed for applications requiring high input common mode range, high data rates and CMOS output with slew rate control. The device is designed to support data rates of 600 Mbps (300 MHz) utilizing Low Voltage Differential Signaling (LVDS) technology.

The DS90LVRA2 accepts low voltage (350 mV typical) differential input signals and translates them to 1.8 V CMOS output levels depending on power supply voltage. The DS90LVRA2 has a flow-through design for easy PCB layout.

The DS90LVRA2 and companion LVDS line driver DS90LV027AQ provide a new alternative to high power PECL/ECL devices for high speed point-to-point interface applications.

Herunterladen Video mit Transkript ansehen Video

Technische Dokumentation

star =Von TI ausgewählte Top-Empfehlungen für dieses Produkt
Keine Ergebnisse gefunden. Bitte geben Sie einen anderen Begriff ein und versuchen Sie es erneut.
Alle anzeigen 4
Typ Titel Datum
* Data sheet DS90LVRA2 LVDS Dual Differential Line Receiver datasheet PDF | HTML 19 Dez 2022
Application brief Enabling LVDS Links for Low Power FPGAs, Processors, and ASIC Implementations (Rev. A) PDF | HTML 25 Mär 2024
EVM User's guide DS90LVRA2 EVM User's Guide PDF | HTML 22 Nov 2022
Certificate DS90LVRA2EVM EU RoHS Declaration of Conformity (DoC) 17 Nov 2022

Design und Entwicklung

Weitere Bedingungen oder erforderliche Ressourcen enthält gegebenenfalls die Detailseite, die Sie durch Klicken auf einen der unten stehenden Titel erreichen.

Evaluierungsplatine

DS90LVRA2EVM — DS90LVRA2 Evaluierungsmodul für zweikanaligen LVDS-Empfänger

Das DS90LVRA2 EVM ist ein Evaluierungsmodul, das für die Leistungs- und Funktionsbewertung des DS90LVRA2 LVDS-Doppeldifferenzialleitungsempfängers von Texas Instruments entwickelt wurde.

Mit diesem Kit können Benutzer schnell die vom DS90LVRA2 unterstützten Ausgangswellenformeigenschaften und die (...)

Benutzerhandbuch: PDF | HTML
Simulationstool

PSPICE-FOR-TI — PSpice® für TI Design-und Simulationstool

PSpice® für TI ist eine Design- und Simulationsumgebung, welche Sie dabei unterstützt, die Funktionalität analoger Schaltungen zu evaluieren. Diese voll ausgestattete Design- und Simulationssuite verwendet eine analoge Analyse-Engine von Cadence®. PSpice für TI ist kostenlos erhältlich und (...)
Simulationstool

TINA-TI — SPICE-basiertes analoges Simulationsprogramm

TINA-TI provides all the conventional DC, transient and frequency domain analysis of SPICE and much more. TINA has extensive post-processing capability that allows you to format results the way you want them. Virtual instruments allow you to select input waveforms and probe circuit nodes voltages (...)
Benutzerhandbuch: PDF
Gehäuse Pins Herunterladen
WSON (DEM) 8 Optionen anzeigen

Bestellen & Qualität

Beinhaltete Information:
  • RoHS
  • REACH
  • Bausteinkennzeichnung
  • Blei-Finish/Ball-Material
  • MSL-Rating / Spitzenrückfluss
  • MTBF-/FIT-Schätzungen
  • Materialinhalt
  • Qualifikationszusammenfassung
  • Kontinuierliches Zuverlässigkeitsmonitoring
Beinhaltete Information:
  • Werksstandort
  • Montagestandort

Empfohlene Produkte können Parameter, Evaluierungsmodule oder Referenzdesigns zu diesem TI-Produkt beinhalten.

Support und Schulungen

TI E2E™-Foren mit technischem Support von TI-Ingenieuren

Inhalte werden ohne Gewähr von TI und der Community bereitgestellt. Sie stellen keine Spezifikationen von TI dar. Siehe Nutzungsbedingungen.

Bei Fragen zu den Themen Qualität, Gehäuse oder Bestellung von TI-Produkten siehe TI-Support. ​​​​​​​​​​​​​​

Videos