Inicio Interfaz Circuitos integrados LVDS, M-LVDS y PECL

DS90LV028AQ-Q1

ACTIVO

Receptor de línea diferencial LVDS doble para automoción

Detalles del producto

Function Receiver Protocols LVDS Number of transmitters 0 Number of receivers 2 Supply voltage (V) 3.3 Signaling rate (Mbps) 400 Input signal LVDS Output signal LVTTL, TTL Rating Automotive Operating temperature range (°C) -40 to 125
Function Receiver Protocols LVDS Number of transmitters 0 Number of receivers 2 Supply voltage (V) 3.3 Signaling rate (Mbps) 400 Input signal LVDS Output signal LVTTL, TTL Rating Automotive Operating temperature range (°C) -40 to 125
SOIC (D) 8 29.4 mm² 4.9 x 6
  • AECQ-100 Qualified for Automotive Applications
    • Temperature Grade 1: -40°C to +125°C TA
  • >400 Mbps (200 MHz) Switching Rates
  • 50 ps Differential Skew (Typical)
  • 0.1 ns Channel-to-Channel Skew (Typical)
  • 2.5 ns Maximum Propagation Delay
  • 3.3V Power Supply Design
  • Flow-Through Pinout
  • Power Down High Impedance on LVDS Inputs
  • Low Power design (18 mW at 3.3 V static)
  • LVDS Inputs Accept LVDS/CML/LVPECL Signals
  • Conforms to ANSI/TIA/EIA-644 Standard
  • Available in SOIC Package
  • AECQ-100 Qualified for Automotive Applications
    • Temperature Grade 1: -40°C to +125°C TA
  • >400 Mbps (200 MHz) Switching Rates
  • 50 ps Differential Skew (Typical)
  • 0.1 ns Channel-to-Channel Skew (Typical)
  • 2.5 ns Maximum Propagation Delay
  • 3.3V Power Supply Design
  • Flow-Through Pinout
  • Power Down High Impedance on LVDS Inputs
  • Low Power design (18 mW at 3.3 V static)
  • LVDS Inputs Accept LVDS/CML/LVPECL Signals
  • Conforms to ANSI/TIA/EIA-644 Standard
  • Available in SOIC Package

The DS90LV028AQ is a dual CMOS differential line receiver designed for applications requiring ultra low power dissipation, low noise and high data rates. The device is designed to support data rates in excess of 400 Mbps (200 MHz) utilizing Low Voltage Differential Signaling (LVDS) technology.

The DS90LV028AQ accepts low voltage (350 mV typical) differential input signals and translates them to 3 V CMOS output levels. The DS90LV028AQ has a flow-through design for easy PCB layout.

The DS90LV028AQ and companion LVDS line driver DS90LV027AQ provide a new alternative to high power PECL/ECL devices for high speed point-to-point interface applications.

The DS90LV028AQ is a dual CMOS differential line receiver designed for applications requiring ultra low power dissipation, low noise and high data rates. The device is designed to support data rates in excess of 400 Mbps (200 MHz) utilizing Low Voltage Differential Signaling (LVDS) technology.

The DS90LV028AQ accepts low voltage (350 mV typical) differential input signals and translates them to 3 V CMOS output levels. The DS90LV028AQ has a flow-through design for easy PCB layout.

The DS90LV028AQ and companion LVDS line driver DS90LV027AQ provide a new alternative to high power PECL/ECL devices for high speed point-to-point interface applications.

Descargar Ver vídeo con transcripción Video

Productos similares que pueden interesarle

open-in-new Comparar alternativas
Pin por pin con la misma funcionalidad que el dispositivo comparado
DS90LV028A-Q1 ACTIVO Receptor de línea diferencial LVDS doble para automoción This product offers the same functionality in a 79% smaller package.

Documentación técnica

star =Principal documentación para este producto seleccionada por TI
No se encontraron resultados. Borre su búsqueda y vuelva a intentarlo.
Ver todo 5
Tipo Título Fecha
* Data sheet DS90LV028AQ-Q1 Automotive LVDS Dual Differential Line Receiver datasheet (Rev. I) PDF | HTML 22 jun 2020
Application brief LVDS to Improve EMC in Motor Drives 27 sep 2018
Application brief How Far, How Fast Can You Operate LVDS Drivers and Receivers? 03 ago 2018
Application brief How to Terminate LVDS Connections with DC and AC Coupling 16 may 2018
Application note An Overview of LVDS Technology 05 oct 1998

Diseño y desarrollo

Para conocer los términos adicionales o los recursos necesarios, haga clic en cualquier título de abajo para ver la página de detalles cuando esté disponible.

Placa de evaluación

DS90LV027A-28AEVM — Módulo de evaluación de controlador y receptor LVDS de dos canales

El DS90LV027A-28A es un módulo de evaluación diseñado para la evaluación funcional y de rendimiento del controlador diferencial dual DS90LV027A LVDS y el receptor de línea diferencial dual DS90LV028A LVDS de Texas Instruments. Con este kit, los usuarios pueden evaluar rápidamente las (...)

Modelo de simulación

DS90LV028A IBIS Model

SNLM018.ZIP (4 KB) - IBIS Model
Herramienta de simulación

PSPICE-FOR-TI — PSpice® para herramienta de diseño y simulación de TI

PSpice® para TI es un entorno de diseño y simulación que ayuda a evaluar la funcionalidad de los circuitos analógicos. Esta completa suite de diseño y simulación utiliza un motor de análisis analógico de Cadence®. Disponible sin ningún costo, PSpice para TI incluye una de las bibliotecas de modelos (...)
Herramienta de simulación

TINA-TI — Programa de simulación analógica basado en SPICE

TINA-TI provides all the conventional DC, transient and frequency domain analysis of SPICE and much more. TINA has extensive post-processing capability that allows you to format results the way you want them. Virtual instruments allow you to select input waveforms and probe circuit nodes voltages (...)
Guía del usuario: PDF
Diseños de referencia

TIDA-01021 — Diseño de referencia de registro de tiempo de JESD204B 15 GHz multicanal para DSO, radares y comprob

Las aplicaciones multicanal de alta velocidad requieren soluciones de sincronización precisas capaces de gestionar el sesgo entre canales para lograr una SNR, SFDR y ENOB óptimas del sistema. Este diseño de referencia es capaz de admitir dos canales de alta velocidad en placas independientes (...)
Design guide: PDF
Esquema: PDF
Diseños de referencia

TIDA-01022 — Diseño de referencia flexible AFE multicanal de 3.2 GSPS para DSO, radares y sistemas de prueba 5G i

Este diseño de referencia de captura de datos multicanal de alta velocidad permite un buen rendimiento de sistema. Los diseñadores de sistemas deben considerar parámetros de diseño críticos, como la fluctuación de reloj y el sesgo para la generación de reloj multicanal de alta velocidad, lo que (...)
Design guide: PDF
Esquema: PDF
Diseños de referencia

TIDA-01023 — Diseño de ref. de gen. de reloj JESD204B de alto rec. de canales p/RADAR y comprobadores 5G inalám.

Las aplicaciones multicanal de alta velocidad requieren soluciones de reloj escalables y de bajo nivel de ruido, capaces de ajustar con precisión el desajuste entre canales, para lograr un rendimiento adecuado del sistema en términos de relación señal-ruido (SNR), alto rango dinámico libre de (...)
Design guide: PDF
Esquema: PDF
Diseños de referencia

TIDA-01024 — Dis. de ref. de reloj de encadenam. JESD204B de alto rec. de canales p/RADAR y comprob. 5G inalám.

Las aplicaciones multicanal de alta velocidad requieren soluciones de reloj escalables y de bajo nivel de ruido, capaces de ajustar con precisión el desajuste entre canales, para lograr un rendimiento adecuado del sistema en términos de relación señal-ruido (SNR), alto rango dinámico libre de (...)
Design guide: PDF
Esquema: PDF
Diseños de referencia

TIDA-01027 — Diseño de referencia de fuente de alimentación de bajo ruido, que maximiza el rendimiento en sistema

Este diseño de referencia demuestra un diseño de fuente de alimentación de cinco carriles eficiente y de bajo ruido para sistemas de adquisición de datos (DAQ) de muy alta velocidad capaces > 12.8 GSPS. Los convertidores CC/CC de la fuente de alimentación están sincronizados con frecuencia y con (...)
Design guide: PDF
Esquema: PDF
Diseños de referencia

TIDA-01028 — Diseño de referencia de interfaz analógica 12.8 GSPS para osciloscopio de alta velocidad y digitaliz

Este diseño de referencia proporciona un ejemplo práctico de convertidores analógico a digital (ADC) de muestreo de RF intercalados para lograr una velocidad de muestreo de 12.8 GSPS. Esto se hace intercalando temporalmente dos ADC de muestreo de RF. El intercalado requiere un cambio de fase entre (...)
Design guide: PDF
Esquema: PDF
Diseños de referencia

TIDA-010128 — Diseño de referencia de 20.8 GSPS escalable para digitalizadores de 12 bits

Este diseño de referencia describe un sistema de muestreo de 20.8 GSPS que utiliza convertidores analógico a digital (ADC) de muestreo de RF en una configuración intercalada en el tiempo. El método de intercalación temporal es una forma probada y tradicional de aumentar la tasa de muestreo; sin (...)
Design guide: PDF
Esquema: PDF
Diseños de referencia

TIDA-010122 — Diseño de referencia de DDC de convertidor de datos de sincronización y características de NCO para

Este diseño de referencia aborda los desafíos de diseño de sincronización asociados con aplicaciones adaptadas a 5G emergente, como MIMO masivo (mMIMO), radar de antenas en fase y carga útil de comunicaciones. El extremo frontal de RF típico contiene antena, amplificador de bajo ruido (LNA), (...)
Design guide: PDF
Esquema: PDF
Diseños de referencia

TIDA-010132 — Diseño de referencia de transceptor de RF multicanal para aplicaciones de radar

Este diseño de referencia se trata de una interfaz analógica (AFE) de 8 canales que utiliza dos transceptores de radiofrecuencia (RF) AFE7444 de 4 canales y un subsistema de reloj basado en LMK04828-LMX2594 que pueden permitir que los diseños escalen a 16 canales o más. Cada canal AFE consta de un (...)
Design guide: PDF
Esquema: PDF
Diseños de referencia

TIDA-010131 — Diseño de referencia de reloj del transceptor de RF multicanal para radares y comprobadores 5G inalá

Los extremos frontales analógicos para equipos finales de alta velocidad, como radares de matriz en fase, comprobadores de comunicación inalámbricos y guerra electrónica, requieren cadenas de señales multiplexores sincronizadas. Cada cadena de señal del transceptor incluye convertidores analógicos (...)
Design guide: PDF
Esquema: PDF
Encapsulado Pines Símbolos CAD, huellas y modelos 3D
SOIC (D) 8 Ultra Librarian

Pedidos y calidad

Información incluida:
  • RoHS
  • REACH
  • Marcado del dispositivo
  • Acabado de plomo/material de la bola
  • Clasificación de nivel de sensibilidad a la humedad (MSL) / reflujo máximo
  • Estimaciones de tiempo medio entre fallas (MTBF)/fallas en el tiempo (FIT)
  • Contenido del material
  • Resumen de calificaciones
  • Monitoreo continuo de confiabilidad
Información incluida:
  • Lugar de fabricación
  • Lugar de ensamblaje

Los productos recomendados pueden tener parámetros, módulos de evaluación o diseños de referencia relacionados con este producto de TI.

Soporte y capacitación

Foros de TI E2E™ con asistencia técnica de los ingenieros de TI

El contenido lo proporcionan “tal como está” TI y los colaboradores de la comunidad y no constituye especificaciones de TI. Consulte los términos de uso.

Si tiene preguntas sobre la calidad, el paquete o el pedido de productos de TI, consulte el soporte de TI. ​​​​​​​​​​​​​​

Videos