製品詳細

Function Spread-spectrum clock generator Number of outputs 1 Output frequency (max) (MHz) 108 Core supply voltage (V) 3.3 Output supply voltage (V) 3.3 Input type LVCMOS Output type LVCMOS Operating temperature range (°C) -40 to 85 Features Pin programmable, Spread-spectrum clocking (SSC) Rating Catalog
Function Spread-spectrum clock generator Number of outputs 1 Output frequency (max) (MHz) 108 Core supply voltage (V) 3.3 Output supply voltage (V) 3.3 Input type LVCMOS Output type LVCMOS Operating temperature range (°C) -40 to 85 Features Pin programmable, Spread-spectrum clocking (SSC) Rating Catalog
TSSOP (PW) 8 19.2 mm² 3 x 6.4
  • Part of a Family of Easy to use Clock Generator Devices
    With Optional SSC
  • Clock Multiplier With Selectable Output Frequency and
    Selectable SSC
  • SSC Controllable via 2 External Pins
    • ±0%, ±0.5%, ±1%, ±2% Center Spread
  • Frequency Multiplication Selectable Between x1 or x4
    With One External Control Pin
  • Output Disable via Control Pin
  • Single 3.3V Device Power Supply
  • Wide Temperature Range –40°C to 85°C
  • Low Space Consumption by 8 Pin TSSOP Package
  • APPLICATIONS
    • Consumer and Industrial Applications requiring
      EMI reduction through Spread Spectrum Clocking
      and/or Clock Multiplication

  • Part of a Family of Easy to use Clock Generator Devices
    With Optional SSC
  • Clock Multiplier With Selectable Output Frequency and
    Selectable SSC
  • SSC Controllable via 2 External Pins
    • ±0%, ±0.5%, ±1%, ±2% Center Spread
  • Frequency Multiplication Selectable Between x1 or x4
    With One External Control Pin
  • Output Disable via Control Pin
  • Single 3.3V Device Power Supply
  • Wide Temperature Range –40°C to 85°C
  • Low Space Consumption by 8 Pin TSSOP Package
  • APPLICATIONS
    • Consumer and Industrial Applications requiring
      EMI reduction through Spread Spectrum Clocking
      and/or Clock Multiplication

The CDCS503 is a spread spectrum capable, LVCMOS Input Clock Buffer with selectable frequency multiplication.

It shares major functionality with the CDCS502 but utilizes a LVCMOS input stage instead of the crystal input stage of the CDCS502. Also an Output Enable pin has been added to the CDCS503.

The device accepts a 3.3V LVCMOS signal at the input.

The input signal is processed by a PLL, whose output frequency is either equal to the input frequency or multiplied by the factor of 4.

The PLL is also able to spread the clock signal by ±0%, ±0.5%, ±1% or ±2% centered around the output clock frequency with a triangular modulation.

By this, the device can generate output frequencies between 8MHz and 108MHz with or without SSC.

A separate control pin can be used to enable or disable the output. The CDCS503 operates in 3.3V environment.

It is characterized for operation from –40°C to 85°C, and available in an 8-pin TSSOP package.

The CDCS503 is a spread spectrum capable, LVCMOS Input Clock Buffer with selectable frequency multiplication.

It shares major functionality with the CDCS502 but utilizes a LVCMOS input stage instead of the crystal input stage of the CDCS502. Also an Output Enable pin has been added to the CDCS503.

The device accepts a 3.3V LVCMOS signal at the input.

The input signal is processed by a PLL, whose output frequency is either equal to the input frequency or multiplied by the factor of 4.

The PLL is also able to spread the clock signal by ±0%, ±0.5%, ±1% or ±2% centered around the output clock frequency with a triangular modulation.

By this, the device can generate output frequencies between 8MHz and 108MHz with or without SSC.

A separate control pin can be used to enable or disable the output. The CDCS503 operates in 3.3V environment.

It is characterized for operation from –40°C to 85°C, and available in an 8-pin TSSOP package.

ダウンロード 字幕付きのビデオを表示 ビデオ

お客様が関心を持ちそうな類似品

open-in-new 代替品と比較
比較対象デバイスと類似の機能
CDCE913 アクティブ 2.5V または 3.3V LVCMOS 出力、プログラマブル、1 個の PLL VCXO クロック・シンセサイザ CDCE913 is a full featured device with frequency synthesis, EEPROM and 3 fanouts
CDCE949 アクティブ 2.5V または 3.3V LVCMOS 出力、プログラマブル、4 個の PLL VCXO クロック・シンセサイザ CDCE949 is full featured 4-PLL device with frequency synthesis, EEPROM and 9 fanouts
CDCS501 アクティブ オプションのスペクトラム拡散クロック供給機能に対応、クロック・ドライバ CDCS501 is a clock buffer with SSC that has no multiplication function
CDCS502 アクティブ SSC オプションに対応、水晶発振 / クロック・ジェネレータ CDCS502 is a clock buffer that takes Xtal input

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
3 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート Clock Buffer / Clock Multiplier with optional SSC データシート 2009年 3月 23日
その他の技術資料 クロック&タイミング・ソリューション (Rev. A 翻訳版) 2013年 12月 11日
アプリケーション・ノート Spread Spectrum Clocking Using the CDCS502/503 2009年 8月 19日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ ピン数 ダウンロード
TSSOP (PW) 8 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ