製品詳細

Features Buffer, Enable Pin Frequency (Max) (kHz) 400 VCCA (Min) (V) 2.3 VCCA (Max) (V) 3.6 VCCB (Min) (V) 2.3 VCCB (Max) (V) 3.6 Supply restrictions VCC Single Supply Rating Catalog Operating temperature range (C) -40 to 85
Features Buffer, Enable Pin Frequency (Max) (kHz) 400 VCCA (Min) (V) 2.3 VCCA (Max) (V) 3.6 VCCB (Min) (V) 2.3 VCCB (Max) (V) 3.6 Supply restrictions VCC Single Supply Rating Catalog Operating temperature range (C) -40 to 85
VSSOP (DGK) 8 15 mm² 3 x 4.9
  • Two-Channel Bidirectional Buffers
  • I2C Bus and SMBus Compatible
  • Support for I2C Standard Mode (100-kHz) and
    Fast Mode (400-kHz)
  • Active-High Repeater-Enable Input
  • Open-Drain I2C Input and Output
  • 5.5-V Tolerant I2C Input and Output and
    Enable Input Support Mixed-Mode Signal Operation
  • Lockup-Free Operation
  • Accommodates Standard Mode, Fast Mode I2C
    Devices, and Multiple Masters
  • Supports Arbitration and Clock Stretching Across
    Repeater
  • Powered-Off High-Impedance I2C Pins
  • Latch-Up Performance Exceeds 100-mA Per
    JESD 78, Class I
  • ESD Protection Exceeds JESD 22
    • 2000-V Human-Body Model (A114-A)
    • 1000-V Charged-Device Model (C101)
  • Two-Channel Bidirectional Buffers
  • I2C Bus and SMBus Compatible
  • Support for I2C Standard Mode (100-kHz) and
    Fast Mode (400-kHz)
  • Active-High Repeater-Enable Input
  • Open-Drain I2C Input and Output
  • 5.5-V Tolerant I2C Input and Output and
    Enable Input Support Mixed-Mode Signal Operation
  • Lockup-Free Operation
  • Accommodates Standard Mode, Fast Mode I2C
    Devices, and Multiple Masters
  • Supports Arbitration and Clock Stretching Across
    Repeater
  • Powered-Off High-Impedance I2C Pins
  • Latch-Up Performance Exceeds 100-mA Per
    JESD 78, Class I
  • ESD Protection Exceeds JESD 22
    • 2000-V Human-Body Model (A114-A)
    • 1000-V Charged-Device Model (C101)

The PCA9515B is a BiCMOS dual bidirectional buffer integrated circuit intended for I2C bus and SMBus applications. The device contains two identical bidirectional open-drain buffer circuits that enables I2C and similar bus systems to be extended (or add slaves) without degrading system performance. The dual bidirectional I2C buffer is operational at 2.3 V to 3.6 V VCC.

The PCA9515B buffers both the serial data (SDA) and serial clock (SCL) signals on the I2C bus, while retaining all the operating modes and features of the I2C system. The device allows two buses, of 400-pF bus capacitance, to be connected in an I2C application.

The PCA9515B is a BiCMOS dual bidirectional buffer integrated circuit intended for I2C bus and SMBus applications. The device contains two identical bidirectional open-drain buffer circuits that enables I2C and similar bus systems to be extended (or add slaves) without degrading system performance. The dual bidirectional I2C buffer is operational at 2.3 V to 3.6 V VCC.

The PCA9515B buffers both the serial data (SDA) and serial clock (SCL) signals on the I2C bus, while retaining all the operating modes and features of the I2C system. The device allows two buses, of 400-pF bus capacitance, to be connected in an I2C application.

ダウンロード

技術資料

star = TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
11 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート PCA9515B Dual Bidirectional I2C Bus and SMBus Repeater データシート (Rev. B) PDF | HTML 2016年 3月 24日
アプリケーション・ノート Why, When, and How to use I2C Buffers 2018年 5月 23日
セレクション・ガイド Logic Guide (Rev. AB) 2017年 6月 12日
アプリケーション・ノート AR without a name PDF | HTML 2016年 9月 7日
アプリケーション・ノート Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
アプリケーション・ノート Understanding the I2C Bus PDF | HTML 2015年 6月 30日
アプリケーション・ノート Maximum Allowed Frequency on I2C Bus Using Repeaters 2015年 5月 15日
アプリケーション・ノート I2C Bus Pull-Up Resistor Calculation PDF | HTML 2015年 2月 13日
セレクション・ガイド ロジック・ガイド (Rev. AA 翻訳版) 最新の英語版をダウンロード (Rev.AB) 2014年 11月 6日
アプリケーション・ノート Programming Fun Lights With TI's TCA6507 2007年 11月 30日
アプリケーション・ノート Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日

設計および開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
シミュレーション・ツール

TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム

TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。

TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)

TINA は DesignSoft (...)

ユーザー・ガイド: PDF
英語版をダウンロード (Rev.A): PDF
設計ツール

I2C-DESIGNER — I2C designer tool

I2C Designer ツールを使用すると、I2C ベースの設計で、アドレッシング、電圧レベル、周波数に関する競合を迅速に解決できます。マスター入力とスレーブ入力に関する指定を行い、I2C ツリーを自動的に生成すること、またはカスタム・ソリューションを構築することができます。設計者の皆様はこのツールを使用すると、時間を節約できます。また、Ack (確認応答) の欠落に対するデバッグ、プルアップ抵抗の選定、I2C バス上での最大静電容量負荷の準拠に関するガイドラインを参照し、I2C 規格に準拠することもできます。
パッケージ ピン数 ダウンロード
VSSOP (DGK) 8 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating / リフローピーク温度
  • MTBF/FIT 推定値
  • 原材料組成
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス・デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ