SN74AHC1G32

アクティブ

シングル、2 入力、2V ~ 5.5V OR ゲート

製品詳細

Technology family AHC Supply voltage (min) (V) 2 Supply voltage (max) (V) 5.5 Number of channels 1 Inputs per channel 2 IOL (max) (mA) 8 IOH (max) (mA) -8 Input type Standard CMOS Output type Push-Pull Features Over-voltage tolerant inputs, Very high speed (tpd 5-10ns) Data rate (max) (MBps) 110 Rating Catalog Operating temperature range (°C) -40 to 125, -40 to 85
Technology family AHC Supply voltage (min) (V) 2 Supply voltage (max) (V) 5.5 Number of channels 1 Inputs per channel 2 IOL (max) (mA) 8 IOH (max) (mA) -8 Input type Standard CMOS Output type Push-Pull Features Over-voltage tolerant inputs, Very high speed (tpd 5-10ns) Data rate (max) (MBps) 110 Rating Catalog Operating temperature range (°C) -40 to 125, -40 to 85
SOT-23 (DBV) 5 8.12 mm² 2.9 x 2.8 SOT-5X3 (DRL) 5 2.56 mm² 1.6 x 1.6 SOT-SC70 (DCK) 5 2.5 mm² 2 x 1.25
  • Operating Range of 2 V to 5.5 V
  • Max tpd of 6.5 ns at 5 V
  • Low Power Consumption, 10-µA Max ICC
  • ±8-mA Output Drive at 5 V
  • Schmitt-Trigger Action at All Inputs Makes the Circuit Tolerant for Slower Input Rise and Fall Time
  • Latch-Up Performance Exceeds 250 mA Per JESD 17
  • Operating Range of 2 V to 5.5 V
  • Max tpd of 6.5 ns at 5 V
  • Low Power Consumption, 10-µA Max ICC
  • ±8-mA Output Drive at 5 V
  • Schmitt-Trigger Action at All Inputs Makes the Circuit Tolerant for Slower Input Rise and Fall Time
  • Latch-Up Performance Exceeds 250 mA Per JESD 17

The SN74AHC1G32 device is a single 2-input positive-OR gate. The device performs the Boolean function Y = A + B or Y = A\ + B\ in positive logic.

The SN74AHC1G32 device is a single 2-input positive-OR gate. The device performs the Boolean function Y = A + B or Y = A\ + B\ in positive logic.

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
21 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート SN74AHC1G32 Single 2-Input Positive-OR Gate データシート (Rev. P) PDF | HTML 2017年 2月 2日
アプリケーション・ノート Implications of Slow or Floating CMOS Inputs (Rev. E) 2021年 7月 26日
セレクション・ガイド Little Logic Guide 2018 (Rev. G) 2018年 7月 6日
セレクション・ガイド Logic Guide (Rev. AB) 2017年 6月 12日
アプリケーション・ノート How to Select Little Logic (Rev. A) 2016年 7月 26日
アプリケーション・ノート Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
セレクション・ガイド ロジック・ガイド (Rev. AA 翻訳版) 最新の英語版をダウンロード (Rev.AB) 2014年 11月 6日
ユーザー・ガイド LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
その他の技術資料 Design Summary for WCSP Little Logic (Rev. B) 2004年 11月 4日
アプリケーション・ノート Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
アプリケーション・ノート Selecting the Right Level Translation Solution (Rev. A) 2004年 6月 22日
アプリケーション・ノート Advanced High-Speed CMOS (AHC) Logic Family (Rev. C) 2002年 12月 2日
アプリケーション・ノート Texas Instruments Little Logic Application Report 2002年 11月 1日
アプリケーション・ノート TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
設計ガイド AHC/AHCT Designer's Guide February 2000 (Rev. D) 2000年 2月 24日
アプリケーション・ノート Benefits & Issues of Migrating 5-V and 3.3-V Logic to Lower-Voltage Supplies (Rev. A) 1999年 9月 8日
その他の技術資料 Military Advanced High-Speed CMOS Logic (AHC/AHCT) (Rev. C) 1998年 4月 1日
アプリケーション・ノート Migration From 3.3-V To 2.5-V Power Supplies For Logic Devices 1997年 12月 1日
アプリケーション・ノート Bus-Interface Devices With Output-Damping Resistors Or Reduced-Drive Outputs (Rev. A) 1997年 8月 1日
アプリケーション・ノート CMOS Power Consumption and CPD Calculation (Rev. B) 1997年 6月 1日
アプリケーション・ノート Live Insertion 1996年 10月 1日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページを表示してください。

評価ボード

5-8-LOGIC-EVM — 5 ピンから 8 ピンの DCK、DCT、DCU、DRL、DBV の各パッケージをサポートする、汎用ロジックの EVM

Flexible EVM designed to support any device that has a DCK, DCT, DCU, DRL, or DBV package in a 5 to 8 pin count.
ユーザー・ガイド: PDF
シミュレーション・モデル

SN74AHC1G32 Behavioral SPICE Model

SCLM268.ZIP (7 KB) - PSpice Model
シミュレーション・モデル

SN74AHC1G32 IBIS Model

SCLM006.ZIP (13 KB) - IBIS Model
シミュレーション・モデル

SN74AHC1G32H IBIS Model

SCLM040.ZIP (6 KB) - IBIS Model
シミュレーション・モデル

SN74AHC1G32H IBIS Model

SCLM041.ZIP (5 KB) - IBIS Model
シミュレーション・モデル

SN74AHC1G32H IBIS Model

SCLM042.ZIP (6 KB) - IBIS Model
シミュレーション・モデル

SN74AHC1G32H IBIS Model

SCLM043.ZIP (5 KB) - IBIS Model
リファレンス・デザイン

TIDEP0056 — BeagleBone Black 上の PRU-ICSS 付きサーマル・プリントのリファレンス・デザイン

The Programmable Realtime Unit – Industrial Communications Sub-System (PRU-ICSS) is a versatile component of the AM335x SoC that enables real-time, deterministic, fast GPIO control, even when running a non-deterministic operating system. This reference design provides a concrete use case and (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

PMP10711 — シンプルな 6 チャネル・シーケンサ リファレンス・デザイン

PMP10711 は、3 チャネルのシーケンサ IC である LM3880 を 2 個搭載した、6 チャネルのパワー・シーケンサです。このデザインは外部 AND ゲートと OR ゲートを使用し、シーケンシャル形式で 6 個のチャネルすべてのパワー・アップとパワー・ダウンを行います。パワー・アップとパワー・ダウンの際に最大 6 つの電源レールをシーケンス制御する必要がある場合に役立ちます。
試験報告書: PDF
回路図: PDF
パッケージ ピン数 ダウンロード
SOT-23 (DBV) 5 オプションの表示
SOT-5X3 (DRL) 5 オプションの表示
SOT-SC70 (DCK) 5 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating / リフローピーク温度
  • MTBF/FIT 推定値
  • 材料 (内容)
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ