DS26LV32AQML
- Comparable to Both TIA/EIA-422 and ITU-T V.11 Standards
- Low Power CMOS Design (30 mW typical)
- Interoperable with Existing 5V RS-422 Networks
- Receiver OPEN Input Failsafe Feature
- Pin Compatible with DS26C32AT
All trademarks are the property of their respective owners.
The DS26LV32A is a high speed quad differential CMOS receiver that is comparable to TIA/EIA-422-B and ITU-T V.11 standards, but with a specified common mode voltage range of -0.5V to +5.5V due to the lower operating supply voltage of 3.0V to 3.6V. The TRI-STATE enables, EN and EN, allow the device to be active High or active Low. The enables are common to all four receivers. The receiver output (RO) is specified to be High when the inputs are left open. The receiver can detect signals as low as ±200mV over the common mode range of -0.5V to +5.5V. The receiver outputs (RO) are compatible with TTL and LVCMOS levels.
기술 문서
유형 | 직함 | 날짜 | ||
---|---|---|---|---|
* | Data sheet | DS26LV32AQML 3V Enhanced CMOS Quad Differential Line Receiver datasheet (Rev. A) | 2013/04/15 | |
* | SMD | DS26LV32AQML SMD 5962-98585 | 2016/06/21 | |
Application note | AN-903 A Comparison of Differential Termination Techniques (Rev. B) | 2013/04/26 | ||
More literature | Die D/S DS26LV32 MD8 3V Enhanced CMOS Quad Differential Line Receiver | 2012/09/07 |
설계 및 개발
추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.
PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®
TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 (...)
TINA-TI — SPICE 기반 아날로그 시뮬레이션 프로그램
패키지 | 핀 | 다운로드 |
---|---|---|
CFP (NAD) | 16 | 옵션 보기 |
주문 및 품질
- RoHS
- REACH
- 디바이스 마킹
- 납 마감/볼 재질
- MSL 등급/피크 리플로우
- MTBF/FIT 예측
- 물질 성분
- 인증 요약
- 지속적인 신뢰성 모니터링
- 팹 위치
- 조립 위치
권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.