SN74LVC1GU04

활성

단일 1.65V~5.5V 인버터

제품 상세 정보

Technology family LVC Supply voltage (min) (V) 1.65 Supply voltage (max) (V) 5.5 Number of channels 1 IOL (max) (mA) 32 IOH (max) (mA) -32 Supply current (max) (µA) 10 Input type Standard CMOS Output type Push-Pull Features Balanced outputs, Over-voltage tolerant inputs, Partial power down (Ioff), Unbuffered, Very high speed (tpd 5-10ns) Rating Catalog Operating temperature range (°C) -40 to 125
Technology family LVC Supply voltage (min) (V) 1.65 Supply voltage (max) (V) 5.5 Number of channels 1 IOL (max) (mA) 32 IOH (max) (mA) -32 Supply current (max) (µA) 10 Input type Standard CMOS Output type Push-Pull Features Balanced outputs, Over-voltage tolerant inputs, Partial power down (Ioff), Unbuffered, Very high speed (tpd 5-10ns) Rating Catalog Operating temperature range (°C) -40 to 125
DSBGA (YZP) 5 2.1875 mm² 1.75 x 1.25 DSBGA (YZV) 4 1.5625 mm² 1.25 x 1.25 SOT-23 (DBV) 5 8.12 mm² 2.9 x 2.8 SOT-5X3 (DRL) 5 2.56 mm² 1.6 x 1.6 SOT-SC70 (DCK) 5 4.2 mm² 2 x 2.1 USON (DRY) 6 1.45 mm² 1.45 x 1 X2SON (DPW) 5 0.64 mm² 0.8 x 0.8 X2SON (DSF) 6 1 mm² 1 x 1
  • Available in the Texas Instruments
    NanoFree™ Package
  • Supports 5-V VCC Operation
  • Inputs Accept Voltages to 5.5 V
  • Unbuffered Output
  • Maximum tpd of 3.7 ns at 3.3 V
  • Low Power Consumption, 10-µA Maximum ICC
  • ±24-mA Output Drive at 3.3 V
  • Ioff Supports Live Insertion, Partial-Power-Down Mode, and Back-Drive Protection
  • Latch-Up Performance Exceeds 100 mA Per JESD 78, Class II
  • ESD Protection Exceeds JESD 22
    • 2000-V Human-Body Model (A114-A)
    • 200-V Machine Model (A115-A)
    • 1000-V Charged-Device Model (C101)
  • Available in the Texas Instruments
    NanoFree™ Package
  • Supports 5-V VCC Operation
  • Inputs Accept Voltages to 5.5 V
  • Unbuffered Output
  • Maximum tpd of 3.7 ns at 3.3 V
  • Low Power Consumption, 10-µA Maximum ICC
  • ±24-mA Output Drive at 3.3 V
  • Ioff Supports Live Insertion, Partial-Power-Down Mode, and Back-Drive Protection
  • Latch-Up Performance Exceeds 100 mA Per JESD 78, Class II
  • ESD Protection Exceeds JESD 22
    • 2000-V Human-Body Model (A114-A)
    • 200-V Machine Model (A115-A)
    • 1000-V Charged-Device Model (C101)

This single inverter gate is designed for 1.65-V to
5.5-V VCC operation.

The SN74LVC1GU04 device contains one inverter with an unbuffered output and performs the Boolean function Y = A.

NanoFree package technology is a major breakthrough in device packaging concepts, using the die as the package.

This single inverter gate is designed for 1.65-V to
5.5-V VCC operation.

The SN74LVC1GU04 device contains one inverter with an unbuffered output and performs the Boolean function Y = A.

NanoFree package technology is a major breakthrough in device packaging concepts, using the die as the package.

다운로드 스크립트와 함께 비디오 보기 동영상

관심 가지실만한 유사 제품

open-in-new 대안 비교
비교 대상 장치와 동일한 기능을 지원하는 핀 대 핀
SN74AUP1G14 활성 슈미트 트리거 입력을 지원하는 단일 0.8V~3.6V 저전력 인버터 Smaller voltage range (0.8V to 3.6V), longer average propagation delay (8ns), lower average drive strength (4mA)
비교 대상 장치와 유사한 기능
SN74AUP1G04 활성 단일 0.8V~3.6V 저전력 인버터 Smaller voltage range (0.8V to 3.6V), longer average propagation delay (8ns), lower average drive strength (4mA)
SN74LVC1G04 활성 단일 1.65V~5.5V 인버터 Voltage range (1.65V to 5.5V), average drive strength (24mA), average propagation delay (5.5ns)

기술 자료

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
30개 모두 보기
유형 직함 날짜
* Data sheet SN74LVC1GU04 Single Inverter Gate datasheet (Rev. Y) PDF | HTML 2017/12/12
Application brief Understanding Schmitt Triggers (Rev. B) PDF | HTML 2025/04/17
Application note Implications of Slow or Floating CMOS Inputs (Rev. E) 2021/07/26
Selection guide Little Logic Guide 2018 (Rev. G) 2018/07/06
Application note Designing and Manufacturing with TI's X2SON Packages 2017/08/23
Selection guide Logic Guide (Rev. AB) 2017/06/12
Application note How to Select Little Logic (Rev. A) 2016/07/26
Application note Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015/12/02
User guide LOGIC Pocket Data Book (Rev. B) 2007/01/16
Product overview Design Summary for WCSP Little Logic (Rev. B) 2004/11/04
Application note Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004/07/08
Application note Selecting the Right Level Translation Solution (Rev. A) 2004/06/22
User guide Signal Switch Data Book (Rev. A) 2003/11/14
Application note Use of the CMOS Unbuffered Inverter in Oscillator Circuits 2003/11/06
User guide LVC and LV Low-Voltage CMOS Logic Data Book (Rev. B) 2002/12/18
Application note Texas Instruments Little Logic Application Report 2002/11/01
Application note TI IBIS File Creation, Validation, and Distribution Processes 2002/08/29
More literature Standard Linear & Logic for PCs, Servers & Motherboards 2002/06/13
Application note 16-Bit Widebus Logic Families in 56-Ball, 0.65-mm Pitch Very Thin Fine-Pitch BGA (Rev. B) 2002/05/22
Application note Power-Up 3-State (PU3S) Circuits in TI Standard Logic Devices 2002/05/10
More literature STANDARD LINEAR AND LOGIC FOR DVD/VCD PLAYERS 2002/03/27
Application note Migration From 3.3-V To 2.5-V Power Supplies For Logic Devices 1997/12/01
Application note Bus-Interface Devices With Output-Damping Resistors Or Reduced-Drive Outputs (Rev. A) 1997/08/01
Application note CMOS Power Consumption and CPD Calculation (Rev. B) 1997/06/01
Application note LVC Characterization Information 1996/12/01
Application note Input and Output Characteristics of Digital Integrated Circuits 1996/10/01
Application note Live Insertion 1996/10/01
Design guide Low-Voltage Logic (LVC) Designer's Guide 1996/09/01
Application note Understanding Advanced Bus-Interface Products Design Guide 1996/05/01
Selection guide Logic Guide (Rev. AC) PDF | HTML 1994/06/01

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

평가 보드

5-8-LOGIC-EVM — 5핀~8핀 DCK, DCT, DCU, DRL 및 DBV 패키지용 일반 논리 평가 모듈

5~8핀 수의 DCK, DCT, DCU, DRL 또는 DBV 패키지가 있는 모든 디바이스를 지원하도록 설계된 유연한 EVM.
사용 설명서: PDF
TI.com에서 구매 불가
평가 보드

TAS6501Q1EVM — TAS6501-Q1 평가 모듈

TAS65x1-Q1 EVM(평가 모듈)은 통합 DSP(디지털 신호 프로세싱)를 지원하는 TAS6511-Q1 및 TAS6501-Q1 단일 채널 클래스-D 증폭기의 모든 기능을 보여줍니다. Purepath™ Console이라는 GUI(그래픽 사용자 인터페이스)를 사용해 USB로 EVM과 상호 작용합니다. EVM에는 USB 인터페이스를 통한 광학 및 동축 SPDIF 입력, I2S, TDM 및 오디오 입력이 있습니다.
평가 보드

TAS6511Q1EVM — TAS6511-Q1 평가 모듈

TAS6511-Q1 평가 모듈(EVM)은 통합 DSP를 지원하는 TAS6511-Q1 단일 채널 클래스 D 증폭기의 모든 기능을 보여줍니다. PurePath™ Console 3 그래픽 사용자 인터페이스(GUI)는 USB를 EVM에 연결하는 데 사용됩니다. EVM에는 USB 인터페이스를 통한 광학 및 동축 SPDIF 입력, I2S, TDM 및 오디오 입력이 있습니다.
시뮬레이션 모델

HSpice Model of SN74LVC1GU04

SCAJ003.ZIP (38 KB) - HSpice Model
시뮬레이션 모델

SN74LVC1GU04 Behavioral SPICE Model

SCAM105.ZIP (7 KB) - PSpice Model
시뮬레이션 모델

SN74LVC1GU04 IBIS Model (Rev. D)

SCAM003D.ZIP (46 KB) - IBIS Model
레퍼런스 디자인

TIDA-01508 — Sub 1W, 16채널, 절연 디지털 입력 모듈 레퍼런스 설계

이 레퍼런스 설계는 TI의 ISO121x 장치를 사용하여 16개의 절연 디지털 입력 채널을 콤팩트하게 구현한 것을 보여줍니다. 이 설계는 절연된 공급 없이 작동하며 채널당 최대 100kHz의 입력 신호(200kbit)를 지원합니다. 16개 채널을 모두 합해도 입력 전력이 1W 미만이므로 소형 레이아웃이 가능하여 발열이 최소화됩니다.
Design guide: PDF
회로도: PDF
패키지 CAD 기호, 풋프린트 및 3D 모델
DSBGA (YZP) 5 Ultra Librarian
DSBGA (YZV) 4 Ultra Librarian
SOT-23 (DBV) 5 Ultra Librarian
SOT-5X3 (DRL) 5 Ultra Librarian
SOT-SC70 (DCK) 5 Ultra Librarian
USON (DRY) 6 Ultra Librarian
X2SON (DPW) 5 Ultra Librarian
X2SON (DSF) 6 Ultra Librarian

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상