LP5899
- Operating voltage VCC range: 2.5V to 5.5V
- SPI peripheral
- Data transfer rate up to 20MHz
- Support multiple peripherals with one controller
- Continuous Clock Serial Interface (CCSI) controller and peripheral
- Data transfer rate up to 20MHz
- Programmable clock jitter for EMI enhancement
- Diagnostics
- Open-drain FAULT pin
- SPI communication loss detection
- CRC for SPI communication
- CCSI data integrity
- Data ready interrupt for availability of data
The LP5899 SPI-compatible connectivity enables the LP589x device family to be controlled using a standard SPI controller. The device features an internal oscillator to generate the continuous clock required by the LP589x device family. Jitter can be added to the continuous clock for EMI enhancement. The transmitted data is aligned to the continuous clock to maintain the timing requirements of the CCSI interface.
LP5899 incorporates reporting of faults in both the LP589x daisy chain and LP5899 internal. Data transmission of register and VSYNC commands to the LP589x daisy chain is CRC protected by LP5899. In addition, the data line is guarded by LP5899 for stuck-at faults.
技術文件
| 類型 | 標題 | 日期 | ||
|---|---|---|---|---|
| * | Data sheet | LP5899 SPI-Compatible Connectivity for LP589x Device Family datasheet (Rev. A) | PDF | HTML | 2025年 10月 31日 |
| Certificate | LP5899DYYEVM EU Declaration of Conformity (DoC) | 2024年 10月 22日 | ||
| User guide | LP589x(-Q1)/TLC698x Sample Code User's Guide (Rev. A) | PDF | HTML | 2024年 9月 6日 |
設計與開發
如需其他條款或必要資源,請按一下下方的任何標題以檢視詳細頁面 (如有)。
LP5899DYYEVM — LP5899 評估模組
LP5899 SPI 相容連線評估模組可讓 LP589x 裝置系列使用標準 SPI 控制器進行控制。本裝置配備內部振盪器,可產生 LP589x 裝置系列所需的連續時脈。抖動可加入連續時脈以增強 EMI。傳輸的資料會與連續時脈對齊,以維持 CCSI 介面的時序需求。LP5899 整合 LP589x 菊輪鍊和 LP5899 內部故障報告。暫存器和 VSYNC 命令的資料傳輸至 LP589x 菊輪鍊,由 LP5899 進行 CRC 保護。此外, LP5899 會保護資料行以防止卡住故障。
LP5899DYYEVM-LP5891-F280039C-SW — LP5899 reference code pairing with LP5891(-Q1) based on TMS320F280039C (LAUNCHXL-F280039C)
支援產品和硬體
產品
LED 顯示驅動器
汽車 LED 驅動器
RGB LED 驅動器
硬體開發
開發板
PSPICE-FOR-TI — PSpice® for TI 設計與模擬工具
PSpice for TI 設計和模擬環境可讓您使用其內建函式庫來模擬複雜的混合訊號設計。在進行佈局和製造之前,建立完整的終端設備設計和解決方案原型,進而縮短上市時間並降低開發成本。
在 PSpice for TI 設計與模擬工具中,您可以搜尋 TI (...)
| 封裝 | 針腳 | CAD 符號、佔位空間與 3D 模型 |
|---|---|---|
| SOT-23-THN (DYY) | 14 | Ultra Librarian |
| WSON (DRR) | 12 | Ultra Librarian |
訂購與品質
- RoHS
- REACH
- 產品標記
- 鉛塗層/球物料
- MSL 等級/回焊峰值
- MTBF/FIT 估算值
- 材料內容
- 認證摘要
- 進行中持續性的可靠性監測
- 晶圓廠位置
- 組裝地點