JAJSJK8A April   2025  – October 2025 THS3470

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 説明
  5. ピン構成および機能
  6. 仕様
    1. 5.1 絶対最大定格
    2. 5.2 ESD 定格
    3. 5.3 推奨動作条件
    4. 5.4 熱に関する情報
    5. 5.5 電気的特性 ±VS = ±30V
    6. 5.6 電気的特性 ±VS = ±20V
    7. 5.7 代表的特性
  7. 詳細説明
    1. 6.1 概要
    2. 6.2 機能ブロック図
    3. 6.3 機能説明
      1. 6.3.1 出力電流制限
      2. 6.3.2 出力電流有効化
      3. 6.3.3 過熱フラグ
      4. 6.3.4 出力電流フラグ
      5. 6.3.5 出力電流の監視
      6. 6.3.6 ダイ温度監視
      7. 6.3.7 外部補償
    4. 6.4 デバイスの機能モード
      1. 6.4.1 電力モード
      2. 6.4.2 帰還抵抗の選択
  8. アプリケーションと実装
    1. 7.1 アプリケーション情報
    2. 7.2 代表的なアプリケーション
      1. 7.2.1 高電圧、高精度複合アンプ
        1. 7.2.1.1 設計要件
        2. 7.2.1.2 詳細な設計手順
        3. 7.2.1.3 アプリケーション曲線
      2. 7.2.2 120V ブートストラップ アンプ
        1. 7.2.2.1 設計要件
        2. 7.2.2.2 詳細な設計手順
        3. 7.2.2.3 アプリケーション特性の波形
    3. 7.3 短絡保護
    4. 7.4 電源に関する推奨事項
    5. 7.5 レイアウト
      1. 7.5.1 熱に関する注意事項
        1. 7.5.1.1 上面冷却の利点
        2. 7.5.1.2 THS3470 の安全動作領域
      2. 7.5.2 レイアウトのガイドライン
      3. 7.5.3 レイアウト例
  9. デバイスおよびドキュメントのサポート
    1. 8.1 ドキュメントのサポート
    2. 8.2 ドキュメントの更新通知を受け取る方法
    3. 8.3 サポート・リソース
    4. 8.4 商標
    5. 8.5 静電気放電に関する注意事項
    6. 8.6 用語集
  10. 改訂履歴
  11. 10メカニカル、パッケージ、および注文情報
    1. 10.1 テープおよびリール情報

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • REB|42
サーマルパッド・メカニカル・データ
発注情報

出力電流フラグ

THS3470 出力電流フラグ ISNK_FLAG および ISRC_FLAG は、ISNK_LIMIT および ISRC_LIMIT で設定された電流制限が、デバイスの VOUT ピンで満たされる、または超えたときを監視するために使用されます。ISNK_LIMIT 電流シンク制限 (デバイス出力に入る電流) を超えた場合、ISNK_FLAG ピンは DGND に Low にプルされます。ISNK_LIMIT 電流シンク制限を超えない場合、ISNK_FLAG ピンは内部 VDD 電圧 5V に High にプルされます。ISRC_LIMIT 電流ソース制限 (デバイス出力から出る電流) を超えた場合、ISNK_FLAG ピンは DGND に Low にプルされます。ISRC_LIMIT 電流ソース制限を超えない場合、ISNK_FLAG ピンは内部 VDD 電圧の 5V に High にプルされます。

注: 出力電流有効化フラグの状態に関係なく、出力電流フラグは同じように機能します。

出力電流フラグには、主に 2 つの使用事例があります。最初の使用事例は、ISNK_FLAGISNK_LIMIT_EN ピンに接続して、デバイスが VOUT に流れ込む電流を自己制限できるようにすることです。2 つ目の使用事例は、ISNK_FLAG をマイクロコントローラのデジタル入出力ピンに接続して、このピンを電流警告フラグとして監視することです。これらの各使用事例の詳細については、セクション 6.3.2 も参照してください。

THS3470 ISNK_FLAG の回路図図 6-5 ISNK_FLAG の回路図