UC1709-SP

アクティブ

宇宙グレード QMLV、40V VDD 対応、レギュレーション済み 5V 出力、1.5A/1.5A、デュアルチャネル・ゲート・ドライバ

製品詳細

Number of channels (#) 2 Power switch MOSFET, IGBT Peak output current (A) 1.5 Input VCC (Min) (V) 5 Input VCC (Max) (V) 40 Features Thermal Shutdown Operating temperature range (C) -55 to 125 Rise time (ns) 40 Fall time (ns) 40 Prop delay (ns) 25 Input threshold TTL Channel input logic Inverting Input negative voltage (V) 0 Rating Space Driver configuration Dual
Number of channels (#) 2 Power switch MOSFET, IGBT Peak output current (A) 1.5 Input VCC (Min) (V) 5 Input VCC (Max) (V) 40 Features Thermal Shutdown Operating temperature range (C) -55 to 125 Rise time (ns) 40 Fall time (ns) 40 Prop delay (ns) 25 Input threshold TTL Channel input logic Inverting Input negative voltage (V) 0 Rating Space Driver configuration Dual
CDIP (JG) 8 64 mm² 9.6 x 6.67
  • 1.5 Amp Source/Sink Drive
  • Pin Compatible with 0026 Products
  • 40 ns Rise and Fall into 1000pF
  • Low Quiescent Current
  • 5 V to 40 V Operation
  • Thermal Protection
  • 1.5 Amp Source/Sink Drive
  • Pin Compatible with 0026 Products
  • 40 ns Rise and Fall into 1000pF
  • Low Quiescent Current
  • 5 V to 40 V Operation
  • Thermal Protection

The UC3709 family of power drivers is an effective low-cost solution to the problem of providing fast turn-on and off for the capacitive gates of power MOSFETs. Made with a high-speed Schottky process, these devices will provide up to 1.5 A of either source or sink current from a totem-pole output stage configured for minimal cross-conduction current spike.

The UC3709 is pin compatible with the MMH0026 or DS0026, and while the delay times are longer, the supply current is much less than these older devices.

With inverting logic, these units feature complete TTL compatibility at the inputs with an output stage that can swing over 30 V. This design also includes thermal shutdown protection.

The UC3709 family of power drivers is an effective low-cost solution to the problem of providing fast turn-on and off for the capacitive gates of power MOSFETs. Made with a high-speed Schottky process, these devices will provide up to 1.5 A of either source or sink current from a totem-pole output stage configured for minimal cross-conduction current spike.

The UC3709 is pin compatible with the MMH0026 or DS0026, and while the delay times are longer, the supply current is much less than these older devices.

With inverting logic, these units feature complete TTL compatibility at the inputs with an output stage that can swing over 30 V. This design also includes thermal shutdown protection.

ダウンロード

技術資料

star = TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
15 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート UC3709 Dual High-Speed FET Driver データシート (Rev. C) 2008年 2月 27日
* SMD UC1709-SP SMD 5962-01512 2016年 7月 8日
セレクション・ガイド TI Space Products (Rev. I) 2022年 3月 3日
技術記事 Managing power-supply noise with a 30-V gate driver 2021年 12月 7日
アプリケーション・ノート TPS7H3301-SP DLA Standard Microcircuit Drawings (SMD) and JAN Part Numbers FAQ 2020年 8月 21日
アプリケーション・ノート Hermetic Package Reflow Profiles, Termination Finishes, and Lead Trim & Form PDF | HTML 2020年 5月 18日
アプリケーション・ノート Heavy Ion Orbital Environment Single-Event Effects Estimations 2020年 5月 18日
アプリケーション・ノート External Gate Resistor Selection Guide (Rev. A) 2020年 2月 28日
アプリケーション・ノート Understanding Peak IOH and IOL Currents (Rev. A) 2020年 2月 28日
アプリケーション・ノート Single-Event Effects Confidence Interval Calculations 2020年 1月 14日
その他の技術資料 TI Engineering Evaluation Units vs. MIL-PRF-38535 QML Class V Processing 2019年 6月 17日
e-Book(PDF) Radiation Handbook for Electronics (Rev. A) 2019年 5月 21日
技術記事 How to achieve higher system robustness in DC drives, part 3: minimum input pulse 2018年 9月 19日
技術記事 How to achieve higher system robustness in DC drives, part 2: interlock and deadtime 2018年 5月 30日
技術記事 Boosting efficiency for your solar inverter designs 2018年 5月 24日

設計および開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ ピン数 ダウンロード
CDIP (JG) 8 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating / リフローピーク温度
  • MTBF/FIT 推定値
  • 原材料組成
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ