TIDA-00179 es una interfaz digital universal compatible con EMC para conectarse a codificadores de posición absoluta como EnDat 2.2, BiSS®, SSI o HIPERFACE DSL®. Este diseño de referencia es compatible con un amplio rango de tensión de entrada de 15 V a 60 V (24 V nom). Un conector con señales de E/S lógicas de 3.3 V permite una interfaz directa con el procesador host como Sitara AM437x o Delfino F28379 para ejecutar el protocolo maestro correspondiente.
Las implementaciones maestras están disponibles en Sitara AM437x (EnDat2.2, BiSS y HIPERFACE DSL) o Delfino DesignDRIVE (EnDat2.2 y BiSS). Este diseño permite al procesador host seleccionar entre una interfaz de codificador de 4 cables, como EnDat 2.2 y BiSS, o una interfaz de 2 cables con alimentación a través de RS-485, como HIPERFACE DSL. Para adaptarse al rango de suministro del codificador seleccionado, el diseño ofrece una tensión de salida programable de 5.25 V u 11 V. La fuente de alimentación del diseño ofrece protección contra sobretensión y cortocircuito según el rango de tensión del codificador seleccionado para evitar daños durante un cortocircuito del cable. TIDA-00179 ha sido probado con una longitud de cable de hasta 100 m con codificadores EnDat 2.2 y HIPERFACE DSL de 2 cables.
Funciones
- Hardware universal para interactuar con codificadores EnDat 2.2, BiSS, SSI y HIPERFACE DSL de 4 o 2 cables. Es compatible con todas las velocidades de datos estándar correspondientes hasta una longitud de cable de al menos 100 m.
- El transceptor RS-485 semidúplex de alimentación 3.3-V SN65HVD78 con IEC-ESD de 12 kV y EFT de 4 kV elimina el costo de los componentes ESD externos.
- El codificador P/S con amplio rango de entrada (15 V a 60 V) ofrece una tensión de salida programable de 5.25 V o 11 V, compatible con codificadores EnDat 2.2, BISS o HIPERFACE DSL
- OV, UV y límite de sobrecorriente preciso con protección contra cortocircuitos que aprovecha la tecnología TI eFuse con monitor de corriente e indicador de fallos
- Interfaz lógica (E/S 3.3-V) para alojar procesadores como Sitara AM437x o Delfino F28379 para ejecutar el maestro EnDat 2.2, BISS, SSI o HIPERFACE DSL. Las implementaciones maestras están disponibles en Sitara AM437x (EnDat2.2, BiSS y HIPERFACE DSL) o Delfino DesignDRIVE (EnDat2.2 y BiSS).
- El diseño supera la inmunidad EMC para ESD, ráfagas y sobretensiones de transitorios rápidos y RF conducida con niveles según IEC61800-3.