JAJSWS1 June 2025 AFE10004-EP
ADVANCE INFORMATION
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
| 最小値 | 公称値 | 最大値 | 単位 | ||
|---|---|---|---|---|---|
| I2C のタイミング要件 | |||||
| f(SCL) | I2C クロック周波数 | 10 | 400 | kHz | |
| t(LOW) | SCL クロックの Low 期間 | 1.3 | μs | ||
| t(HIGH) | SCL クロックの High 期間 | 0.6 | μs | ||
| t(HDSTA) | 反復 start 条件の後のホールド時間。 この期間の後で、最初のクロックが生成されます。 |
0.6 | μs | ||
| t(SUSTA) | 再スタート条件のセットアップ時間 | 0.6 | μs | ||
| t(SUSTO) | STOP 条件のセットアップ時間 | 0.6 | μs | ||
| t(BUF) | 停止条件と始動条件の間のバス解放時間 | 1.3 | μs | ||
| t(SUDAT) | データ セットアップ時間 | 100 | ns | ||
| t(HDDAT) | データ ホールド時間 | 0 | 900 | ns | |
| tF、SDA | データ立ち下がり時間 | 20 | 300 | ns | |
| tF、SCL | クロック立ち下がり時間 | 300 | ns | ||
| tR、SCL | クロック立ち上がり時間 | 300 | ns | ||
| tR、SCL100 | SCL ≤ 100kHz の立ち上がり時間 | 1000 | ns | ||
| SCL および SDA のタイムアウト | 20 | 30 | ms | ||
| SPI タイミング要件、VIO = 2.7V~3.6V | |||||
| f(SCLK) | SPI クロック周波数 | 20 | MHz | ||
| t(SCLKLOW) | クロック High 時間 | 20 | ns | ||
| t(SCLKHIGH) | クロック Low 時間 | 20 | ns | ||
| t(SDISU) | データ セットアップ時間 | 10 | ns | ||
| t(SDIHD) | データ ホールド時間 | 10 | ns | ||
| t(SDODLY) | SDO 遅延 | 0 | 20 | ns | |
| t(SDODIS) | SDO の無効化 | 0 | 20 | ns | |
| t(CSSU) | CS 設定 | 10 | ns | ||
| t(CSHD) | CS ホールド | 20 | ns | ||
| t(CSHIGH) | CSパルス幅 | 25 | ns | ||
| SPI タイミング要件、VIO = 1.65V~2.7V | |||||
| f(SCLK) | SPI クロック周波数 | 10 | MHz | ||
| t(SCLKLOW) | クロック High 時間 | 40 | ns | ||
| t(SCLKHIGH) | クロック Low 時間 | 40 | ns | ||
| t(SDISU) | データ セットアップ時間 | 10 | ns | ||
| t(SDIHD) | データ ホールド時間 | 10 | ns | ||
| t(SDODLY) | SDO 遅延 | 0 | 30 | ns | |
| t(SDODIS) | SDO の無効化 | 0 | 30 | ns | |
| t(CSSU) | CS 設定 | 10 | ns | ||
| t(CSHD) | CS ホールド | 20 | ns | ||
| t(CSHIGH) | CSパルス幅 | 25 | ns | ||