DP83TD535-Q1-DESIGN — 10BASE-T1S Automotive PHY with OA 3-pin interface
Unterstützte Produkte und Hardware
Produkte
Ethernet-PHYs
- DP83TD535-Q1 — 10BASE-T1S OA PMD-Transceiver mit TC-10
- DP83TD530-Q1 — 10BASE-T1S OA PMD-Transceiver
The DP83TD535-Q1 is 10BASE-T1S OA TC-14 compliant PMD transceiver with MDC/MDIO management port and direct VBAT supply connection. This device provides full analog front end functionality while relying on the host system for MAC, digital PHY, and management functions. This solution, similar to the CAN transceiver approach, features a simple and cost effective 3-pin clock-less interface between the host controller and the PMD transceiver chip. The device supports 10Mbps multi-drop or point-to-point half-duplex communication over unshielded twisted pair cables with extended common mode voltage (CMV) tolerance. The device communicates to a host controller or switch using OA-3pin interface. The host must have the 10BASE-T1S digital PHY incorporated.
Additionally MDC/MDIO pins allow host-independent configurations, enhanced diagnostics, and flexible power-domain design while maintaining full compatibility with the OA3-pin PMD digital interface in the MCU.
The DP83TD535-Q1 incorporates TC10 wake/sleep features to enable efficient system-level power consumption. The device supports remote wake-up over the Ethernet data line. When a wake-up event is detected, the DP83TD535-Q1 initiates system start-up by driving INH high.
The DP83TD535-Q1 is equipped with diagnostic features such as cable fault detection, undervoltage and overtemperature monitoring to streamline system development and maintenance.
| Typ | Titel | Datum | ||
|---|---|---|---|---|
| * | Data sheet | DP83TD535-Q1 Automotive 10BASE-T1S Multidrop OA PMD Transceiver with TC10 datasheet | PDF | HTML | 09 Dez 2025 |
Weitere Bedingungen oder erforderliche Ressourcen enthält gegebenenfalls die Detailseite, die Sie durch Klicken auf einen der unten stehenden Titel erreichen.
Der DP83TD53x-Q1 ist ein 10BASE-T1S-Transceiver, der der Spezifikation IEEE802.3cg entspricht. Der Baustein unterstützt 10-Mbit/s-Multi-Drop- oder Punkt-zu-Punkt-Halbduplex-Kommunikation über ein ungeschirmtes verdrilltes Leiterpaar mit einer erweiterten Gleichtaktspannungstoleranz von ±40 V. Der (...)
| Gehäuse | Pins | CAD-Symbole, Footprints und 3D-Modelle |
|---|---|---|
| VSON (DMT) | 14 | Ultra Librarian |
Empfohlene Produkte können Parameter, Evaluierungsmodule oder Referenzdesigns zu diesem TI-Produkt beinhalten.
Inhalte werden ohne Gewähr von TI und der Community bereitgestellt. Sie stellen keine Spezifikationen von TI dar. Siehe Nutzungsbedingungen.
Bei Fragen zu den Themen Qualität, Gehäuse oder Bestellung von TI-Produkten siehe TI-Support.