SN74AUC1G125

アクティブ

3 ステート出力、シングル 0.8V ~ 2.7V ハイスピード バッファ

製品詳細

Technology family AUC Supply voltage (min) (V) 0.8 Supply voltage (max) (V) 2.7 Number of channels 1 IOL (max) (mA) 9 Supply current (max) (µA) 10 IOH (max) (mA) -9 Input type Standard CMOS Output type 3-State Features Balanced outputs, Over-voltage tolerant inputs, Partial power down (Ioff), Ultra high speed (tpd <5ns) Rating Catalog Operating temperature range (°C) -40 to 85
Technology family AUC Supply voltage (min) (V) 0.8 Supply voltage (max) (V) 2.7 Number of channels 1 IOL (max) (mA) 9 Supply current (max) (µA) 10 IOH (max) (mA) -9 Input type Standard CMOS Output type 3-State Features Balanced outputs, Over-voltage tolerant inputs, Partial power down (Ioff), Ultra high speed (tpd <5ns) Rating Catalog Operating temperature range (°C) -40 to 85
DSBGA (YZP) 5 2.1875 mm² 1.75 x 1.25 SOT-23 (DBV) 5 8.12 mm² 2.9 x 2.8 SOT-SC70 (DCK) 5 4.2 mm² 2 x 2.1
  • 1.8V 動作用に最適化
  • 1.8V で ±8mA の出力駆動能力
  • 1.8V、30pF 負荷で最大 tpd が 2.5ns
  • 広い動作電圧範囲:0.8V~2.7V
  • VCC にかかわらず、最大 3.6V の過電圧耐性 I/O をサポート
  • テキサス・インスツルメンツの NanoFree™ パッケージで供給
  • Ioff 機能により部分的パワーダウン・モードおよびバック・ドライブ保護をサポート
  • 低い消費電力、最大 ICC:10µA
  • JESD 78、Class II 準拠で 100mA 超のラッチアップ性能
  • 1.8V 動作用に最適化
  • 1.8V で ±8mA の出力駆動能力
  • 1.8V、30pF 負荷で最大 tpd が 2.5ns
  • 広い動作電圧範囲:0.8V~2.7V
  • VCC にかかわらず、最大 3.6V の過電圧耐性 I/O をサポート
  • テキサス・インスツルメンツの NanoFree™ パッケージで供給
  • Ioff 機能により部分的パワーダウン・モードおよびバック・ドライブ保護をサポート
  • 低い消費電力、最大 ICC:10µA
  • JESD 78、Class II 準拠で 100mA 超のラッチアップ性能

SN74AUC1G125 デバイスは、3 ステート出力に対応したシングル・ライン・ドライバです。出力イネーブル (OE) 入力が High になると、出力はディセーブルされます。

AUC ロジック・ファミリは速度を重視した設計で、1.65V~1.95V の VCC で動作するよう最適化されています。最適な電源と 15pF の負荷により、デバイスは 250MHz または 500Mbps を超える速度で動作できます。AUC ファミリ独自の出力構造により、50~65Ω の中程度の長さ (15cm 未満) の伝送ラインを駆動する場合、外部終端なしで優れたシグナル・インテグリティを実現します。このテクノロジーの詳細については、「テキサス・インスツルメンツの AUC 1V 未満のリトル・ロジック・デバイスのアプリケーション」を参照してください。

このデバイスは、一般的な SOT-23 および SC70 パッケージと、先進の NanoFree™ DSBGA パッケージで供給されます。ダイをパッケージとして使用する NanoFree™ パッケージ技術は、IC パッケージの概念を大きく覆すものです。

SN74AUC1G125 デバイスは、3 ステート出力に対応したシングル・ライン・ドライバです。出力イネーブル (OE) 入力が High になると、出力はディセーブルされます。

AUC ロジック・ファミリは速度を重視した設計で、1.65V~1.95V の VCC で動作するよう最適化されています。最適な電源と 15pF の負荷により、デバイスは 250MHz または 500Mbps を超える速度で動作できます。AUC ファミリ独自の出力構造により、50~65Ω の中程度の長さ (15cm 未満) の伝送ラインを駆動する場合、外部終端なしで優れたシグナル・インテグリティを実現します。このテクノロジーの詳細については、「テキサス・インスツルメンツの AUC 1V 未満のリトル・ロジック・デバイスのアプリケーション」を参照してください。

このデバイスは、一般的な SOT-23 および SC70 パッケージと、先進の NanoFree™ DSBGA パッケージで供給されます。ダイをパッケージとして使用する NanoFree™ パッケージ技術は、IC パッケージの概念を大きく覆すものです。

ダウンロード 字幕付きのビデオを表示 ビデオ

お客様が関心を持ちそうな類似品

open-in-new 代替品と比較
比較対象デバイスと同等の機能で、ピン互換製品
SN74AUP1G125 アクティブ 3 ステート出力、シングル、0.8V ~ 3.6V、低消費電力バッファ Larger voltage range (0.8V to 3.6V), lower average drive strength (4mA)

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
18 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート SN74AUC1G125 3 ステート出力、シングル・バス・バッファ・ゲート データシート (Rev. M 翻訳版) PDF | HTML 英語版 (Rev.M) PDF | HTML 2022年 9月 27日
セレクション・ガイド Little Logic Guide 2018 (Rev. G) 2018年 7月 6日
セレクション・ガイド Logic Guide (Rev. AB) 2017年 6月 12日
アプリケーション・ノート How to Select Little Logic (Rev. A) 2016年 7月 26日
アプリケーション・ノート Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
セレクション・ガイド ロジック・ガイド (Rev. AA 翻訳版) 最新英語版 (Rev.AB) 2014年 11月 6日
ユーザー・ガイド LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
製品概要 Design Summary for WCSP Little Logic (Rev. B) 2004年 11月 4日
アプリケーション・ノート Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
アプリケーション・ノート Selecting the Right Level Translation Solution (Rev. A) 2004年 6月 22日
ユーザー・ガイド Signal Switch Data Book (Rev. A) 2003年 11月 14日
アプリケーション・ノート Designing With TI Ultra-Low-Voltage CMOS (AUC) Octals and Widebus Devices 2003年 3月 21日
ユーザー・ガイド AUC Data Book, January 2003 (Rev. A) 2003年 1月 1日
アプリケーション・ノート Texas Instruments Little Logic Application Report 2002年 11月 1日
アプリケーション・ノート TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
その他の技術資料 Standard Linear & Logic for PCs, Servers & Motherboards 2002年 6月 13日
その他の技術資料 STANDARD LINEAR AND LOGIC FOR DVD/VCD PLAYERS 2002年 3月 27日
その他の技術資料 AUC Product Brochure (Rev. A) 2002年 3月 18日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

5-8-LOGIC-EVM — 5 ~ 8 ピンの DCK、DCT、DCU、DRL、DBV の各パッケージをサポートする汎用ロジックの評価基板 (EVM)

5 ~ 8 ピンで DCK、DCT、DCU、DRL、DBV の各パッケージを使用する多様なデバイスをサポートできる設計のフレキシブルな評価基板です。
ユーザー ガイド: PDF
シミュレーション・モデル

HSPICE Model of SN74AUC1G125

SCEJ136.ZIP (42 KB) - HSpice Model
シミュレーション・モデル

SN74AUC1G125 Behavioral SPICE Model

SCEM725.ZIP (7 KB) - PSpice Model
シミュレーション・モデル

SN74AUC1G125 IBIS Model (Rev. B)

SCEM207B.ZIP (67 KB) - IBIS Model
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
DSBGA (YZP) 5 Ultra Librarian
SOT-23 (DBV) 5 Ultra Librarian
SOT-SC70 (DCK) 5 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ