제품 상세 정보

Number of channels 1 Output type Push-Pull Propagation delay time (µs) 0.11 Vs (max) (V) 5.5 Vs (min) (V) 1.65 Rating Catalog Features Fail-safe, Latch, POR Iq per channel (typ) (mA) 0.022 Vos (offset voltage at 25°C) (max) (mV) 1.5 Rail-to-rail In Operating temperature range (°C) -40 to 125 Input bias current (±) (max) (nA) 0.005 VICR (max) (V) 5.5 VICR (min) (V) 0
Number of channels 1 Output type Push-Pull Propagation delay time (µs) 0.11 Vs (max) (V) 5.5 Vs (min) (V) 1.65 Rating Catalog Features Fail-safe, Latch, POR Iq per channel (typ) (mA) 0.022 Vos (offset voltage at 25°C) (max) (mV) 1.5 Rail-to-rail In Operating temperature range (°C) -40 to 125 Input bias current (±) (max) (nA) 0.005 VICR (max) (V) 5.5 VICR (min) (V) 0
SOT-SC70 (DCK) 6 4.2 mm² 2 x 2.1
  • Output latch with falling-edge triggered clear
  • Power-on Reset (POR) for known start-up
  • Selectable start-up state:
    • Unlatched on power-up (L1 option)
    • Latched on power-up (L2 option)
  • Supply range: 1.65V to 5.5V
  • Precision input offset voltage: 300µV
  • Rail-to-rail inputs with fault tolerance
  • Typical propagation delay: 110ns
  • Low quiescent current: 22µA per channel
  • Low input bias current: 5pA
  • Open-drain output option (TLV902xL )
  • Push-pull output option (TLV903xL )
  • Full –40°C to +125°C temperature range
  • 2kV ESD protection
  • Output latch with falling-edge triggered clear
  • Power-on Reset (POR) for known start-up
  • Selectable start-up state:
    • Unlatched on power-up (L1 option)
    • Latched on power-up (L2 option)
  • Supply range: 1.65V to 5.5V
  • Precision input offset voltage: 300µV
  • Rail-to-rail inputs with fault tolerance
  • Typical propagation delay: 110ns
  • Low quiescent current: 22µA per channel
  • Low input bias current: 5pA
  • Open-drain output option (TLV902xL )
  • Push-pull output option (TLV903xL )
  • Full –40°C to +125°C temperature range
  • 2kV ESD protection

The TLV902xL and TLV903xL are a family of single and dual channel latching comparators. The family also offers low input offset voltage, power on reset (POR), and fault-tolerant rail-to-rail inputs. These devices have an excellent speed-to-power combination with a propagation delay of 110ns with a quiescent supply current of only 22µA per channel.

The unique feature of the TLV90xxL is the output latching capability. The output latches upon the first threshold crossing, allowing capture of an event or error condition without the full attention of a system controller. This feature allows events to be captured at start up while the system controller is still initializing or busy with other tasks. The falling-edge triggered clear input allows system controller to reset the latch after performing any needed tasks and meets safety-critical requirements. The L1 and L2 options define power-up latching behavior.

These comparators also feature fault-tolerant inputs that can go up to 6V without damage with no output phase inversion. This feature makes this family of comparators designed for precision voltage monitoring in harsh, noisy environments.

The TLV902xL have an open-drain output that can be pulled up below or beyond the supply voltage, designed for ORing multiple outputs or level translation. Latching occurs on the high to low output transition.

The TLV903xL have a push-pull output stage capable of sinking and sourcing up to 85mA to drive a capacitive load such as a MOSFET gate. Latching occurs on the low to high output transition.

The family is specified for the industrial temperature range of –40°C to +125°C and are available in standard leaded and leadless packages.

The TLV902xL and TLV903xL are a family of single and dual channel latching comparators. The family also offers low input offset voltage, power on reset (POR), and fault-tolerant rail-to-rail inputs. These devices have an excellent speed-to-power combination with a propagation delay of 110ns with a quiescent supply current of only 22µA per channel.

The unique feature of the TLV90xxL is the output latching capability. The output latches upon the first threshold crossing, allowing capture of an event or error condition without the full attention of a system controller. This feature allows events to be captured at start up while the system controller is still initializing or busy with other tasks. The falling-edge triggered clear input allows system controller to reset the latch after performing any needed tasks and meets safety-critical requirements. The L1 and L2 options define power-up latching behavior.

These comparators also feature fault-tolerant inputs that can go up to 6V without damage with no output phase inversion. This feature makes this family of comparators designed for precision voltage monitoring in harsh, noisy environments.

The TLV902xL have an open-drain output that can be pulled up below or beyond the supply voltage, designed for ORing multiple outputs or level translation. Latching occurs on the high to low output transition.

The TLV903xL have a push-pull output stage capable of sinking and sourcing up to 85mA to drive a capacitive load such as a MOSFET gate. Latching occurs on the low to high output transition.

The family is specified for the industrial temperature range of –40°C to +125°C and are available in standard leaded and leadless packages.

다운로드 스크립트와 함께 비디오 보기 동영상

기술 자료

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
2개 모두 보기
유형 직함 날짜
* Data sheet TLV902xL and TLV903xL Precision, Self-Latching Comparator Family datasheet (Rev. A) PDF | HTML 2025/10/08
Application brief Reducing system complexity with self-latching comparators PDF | HTML 2025/07/14

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

평가 보드

AMP-PDK-EVM — 증폭기 성능 개발 키트 평가 모듈

증폭기 성능 개발 키트(PDK)는 일반적인 연산 증폭기(OP 앰프) 매개 변수를 테스트할 수 있는 평가 모듈(EVM) 키트입니다. 대부분의 연산 증폭기 및 콤퍼레이터와 호환됩니다. EVM 키트는 패키지 요구 사항에 맞는 여러 소켓형 부속 카드 옵션이 있는 메인 보드를 제공하여 엔지니어가 디바이스 성능을 신속하게 평가하고 확인할 수 있습니다.

AMP-PDK-EVM 키트는 다음을 포함해 가장 널리 사용되는 5개의 업계 표준 패키지를 지원합니다.

  • D(SOIC-8 및 SOIC-14)
  • PW(TSSOP-14)
  • DGK(VSSOP-8)
  • (...)
사용 설명서: PDF | HTML
평가 보드

DIP-ADAPTER-EVM — DIP 어댑터 평가 모듈

소형 표면 실장 IC(집적 회로)와 쉽고 빠르며 경제적인 방식으로 인터페이싱하는 방법을 제공하는 DIP 어댑터 평가 모듈(DIP-ADAPTER-EVM)로 연산 증폭기 프로토타이핑 및 테스트 속도를 높이세요. 제품에 포함된 Samtec 터미널 스트립을 사용하여 지원되는 연산 증폭기를 연결하거나 기존 회로에 직접 연결할 수 있습니다.

DIP 어댑터 EVM 키트는 다음을 포함해 가장 널리 사용되는 6개의 업계 표준 패키지를 지원합니다.

  • D 및 U(SOIC-8)
  • PW(TSSOP-8)
  • DGK(MSOP-8, VSSOP-8)
  • (...)
사용 설명서: PDF
TI.com에서 구매 불가
시뮬레이션 툴

PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®

TI용 PSpice®는 아날로그 회로의 기능을 평가하는 데 사용되는 설계 및 시뮬레이션 환경입니다. 완전한 기능을 갖춘 이 설계 및 시뮬레이션 제품군은 Cadence®의 아날로그 분석 엔진을 사용합니다. 무료로 제공되는 TI용 PSpice에는 아날로그 및 전력 포트폴리오뿐 아니라 아날로그 행동 모델에 이르기까지 업계에서 가장 방대한 모델 라이브러리 중 하나가 포함되어 있습니다.

TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 착수하기 (...)
시뮬레이션 툴

TINA-TI — SPICE 기반 아날로그 시뮬레이션 프로그램

TINA-TI provides all the conventional DC, transient and frequency domain analysis of SPICE and much more. TINA has extensive post-processing capability that allows you to format results the way you want them. Virtual instruments allow you to select input waveforms and probe circuit nodes voltages (...)
사용 설명서: PDF
패키지 CAD 기호, 풋프린트 및 3D 모델
SOT-SC70 (DCK) 6 Ultra Librarian

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상