TUSB7340
- USB 3.0-Compliant xHCI host controller
- PCIe x1 Gen2 interface
- Four downstream ports
- Two or four downstream ports
- Each downstream port
- May be independently enabled or disabled
- Has adjustments for transmit swing, de-emphasis, and equalization settings
- May be marked as removable or non-removable
- Has independent power control and overcurrent detection
- Requires no external flash for default configuration
- Optional serial EEPROM for custom configuration
- Internal spread spectrum generation
- Low-cost crystal or oscillator support
- Best-in-class adaptive receiver equalizer design
The TUSB7320 supports up to two downstream ports. The TUSB7340 is a USB 3.0-compliant xHCI host controller that supports up to four downstream ports. Both parts are available in a pin-compatible 100-pin RKM package. For the remainder of this document, the name TUSB73x0 is used to reference both the TUSB7320 and the TUSB7340.
The TUSB73x0 interfaces to the host system through a PCIe x1 Gen 2 interface and provides SuperSpeed, high-speed, full-speed, or low-speed connections on the downstream USB ports.
技術文件
找不到結果。請清除您的搜尋條件,然後再試一次。
檢視所有 7 | 類型 | 標題 | 日期 | ||
|---|---|---|---|---|
| * | Data sheet | TUSB73x0 USB 3.0 xHCI Host Controller datasheet (Rev. Q) | PDF | HTML | 2024年 3月 12日 |
| * | Errata | Driver Workarounds for TUSB73x0 USB3.0 xHCI Host Controller Errata | 2014年 7月 30日 | |
| * | Errata | TUSB73x0 USB3.0 xHCI Controller Errata (Rev. B) | 2012年 7月 14日 | |
| Application note | QFN and SON PCB Attachment (Rev. C) | PDF | HTML | 2023年 12月 6日 | |
| User guide | TUSB73x0 Board Design and Layout Guidelines (Rev. E) | PDF | HTML | 2016年 2月 11日 | |
| Application note | Design Summary Multi-row Quad Flat No-lead (MRQFN) | 2012年 8月 29日 | ||
| Application note | TUSB73X0 Configuration Options | 2012年 6月 7日 |
設計與開發
如需其他條款或必要資源,請按一下下方的任何標題以檢視詳細頁面 (如有)。
模擬工具
PSPICE-FOR-TI — PSpice® for TI 設計與模擬工具
PSpice® for TI 是有助於評估類比電路功能的設計和模擬環境。這款全功能設計和模擬套件使用 Cadence® 的類比分析引擎。PSpice for TI 包括業界最大的模型庫之一,涵蓋我們的類比和電源產品組合,以及特定類比行為模型,且使用無需支付費用。
PSpice for TI 設計和模擬環境可讓您使用其內建函式庫來模擬複雜的混合訊號設計。在進行佈局和製造之前,建立完整的終端設備設計和解決方案原型,進而縮短上市時間並降低開發成本。
在 PSpice for TI 設計與模擬工具中,您可以搜尋 TI (...)
PSpice for TI 設計和模擬環境可讓您使用其內建函式庫來模擬複雜的混合訊號設計。在進行佈局和製造之前,建立完整的終端設備設計和解決方案原型,進而縮短上市時間並降低開發成本。
在 PSpice for TI 設計與模擬工具中,您可以搜尋 TI (...)
模擬工具
TINA-TI — 基於 SPICE 的類比模擬程式
TINA-TI provides all the conventional DC, transient and frequency domain analysis of SPICE and much more. TINA has extensive post-processing capability that allows you to format results the way you want them. Virtual instruments allow you to select input waveforms and probe circuit nodes voltages (...)
使用指南: PDF
| 封裝 | 針腳 | CAD 符號、佔位空間與 3D 模型 |
|---|---|---|
| WQFN-MR (RKM) | 100 | Ultra Librarian |
訂購與品質
內含資訊:
- RoHS
- REACH
- 產品標記
- 鉛塗層/球物料
- MSL 等級/回焊峰值
- MTBF/FIT 估算值
- 材料內容
- 認證摘要
- 進行中持續性的可靠性監測
內含資訊:
- 晶圓廠位置
- 組裝地點
建議產品可能具有與此 TI 產品相關的參數、評估模組或參考設計。