OPA625

활성

전력 스케일링을 지원하는 고대역폭, 고정밀, 저잡음 및 저왜곡 증폭기 SAR ADC 드라이버

제품 상세 정보

Architecture Voltage FB Number of channels 1 Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 2.7 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 5.5 GBW (typ) (MHz) 120 BW at Acl (MHz) 80 Acl, min spec gain (V/V) 1.1 Slew rate (typ) (V/µs) 115 Vn at flatband (typ) (nV√Hz) 2.5 Vn at 1 kHz (typ) (nV√Hz) 3.2 Iq per channel (typ) (mA) 2 Vos (offset voltage at 25°C) (max) (mV) 0.1 Rail-to-rail In to V-, Out Features Adjustable BW/IQ/IOUT, C-Load Drive, Shutdown Rating Catalog Operating temperature range (°C) -40 to 125 CMRR (typ) (dB) 115 Input bias current (max) (pA) 4000000 Offset drift (typ) (µV/°C) 0.5 Iout (typ) (mA) 100 2nd harmonic (dBc) 80 3rd harmonic (dBc) 80 Frequency of harmonic distortion measurement (MHz) 1
Architecture Voltage FB Number of channels 1 Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 2.7 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 5.5 GBW (typ) (MHz) 120 BW at Acl (MHz) 80 Acl, min spec gain (V/V) 1.1 Slew rate (typ) (V/µs) 115 Vn at flatband (typ) (nV√Hz) 2.5 Vn at 1 kHz (typ) (nV√Hz) 3.2 Iq per channel (typ) (mA) 2 Vos (offset voltage at 25°C) (max) (mV) 0.1 Rail-to-rail In to V-, Out Features Adjustable BW/IQ/IOUT, C-Load Drive, Shutdown Rating Catalog Operating temperature range (°C) -40 to 125 CMRR (typ) (dB) 115 Input bias current (max) (pA) 4000000 Offset drift (typ) (µV/°C) 0.5 Iout (typ) (mA) 100 2nd harmonic (dBc) 80 3rd harmonic (dBc) 80 Frequency of harmonic distortion measurement (MHz) 1
SOT-23 (DBV) 6 8.12 mm² 2.9 x 2.8
  • High-Drive Mode:
    • GBW (G = 100): 120 MHz
    • Slew Rate: 115 V/µs
    • 16-Bit Settling at 4-V Step: 280 ns
    • Low Voltage Noise: 2.5 nV/√Hz at 10 kHz
    • Low Output Impedance: 1 Ω at 1 MHz
    • Offset Voltage: ±100 µV (max)
    • Offset Voltage Drift: ±3 µV/ºC (max)
    • LowQuiescent Current: 2 mA (typ)
  • Low-Power Mode:
    • GBW: 1 MHz
    • Low Quiescent Current: 270 µA (typ)
  • Power-Scalable Features:
    • Ultrafast Transition from Low-Power to High-Drive Mode: 170 ns
  • High AC and DC Precision:
    • Low Distortion: –122 dBc for HD2 and –140 dBc for HD3 at 100 kHz
    • Input Common-Mode Range Includes Negative Rail
    • Rail-to-Rail Output
    • Wide Temperature Range: Fully Specified from –40°C to +125°C
  • High-Drive Mode:
    • GBW (G = 100): 120 MHz
    • Slew Rate: 115 V/µs
    • 16-Bit Settling at 4-V Step: 280 ns
    • Low Voltage Noise: 2.5 nV/√Hz at 10 kHz
    • Low Output Impedance: 1 Ω at 1 MHz
    • Offset Voltage: ±100 µV (max)
    • Offset Voltage Drift: ±3 µV/ºC (max)
    • LowQuiescent Current: 2 mA (typ)
  • Low-Power Mode:
    • GBW: 1 MHz
    • Low Quiescent Current: 270 µA (typ)
  • Power-Scalable Features:
    • Ultrafast Transition from Low-Power to High-Drive Mode: 170 ns
  • High AC and DC Precision:
    • Low Distortion: –122 dBc for HD2 and –140 dBc for HD3 at 100 kHz
    • Input Common-Mode Range Includes Negative Rail
    • Rail-to-Rail Output
    • Wide Temperature Range: Fully Specified from –40°C to +125°C

The OPAx625 family of operational amplifiers are excellent 16-bit and 18-bit, SAR ADC drivers that are high precision with low THD and noise allow for a unique power-scalable solution. This family of devices is fully characterized and specified with a 16-bit settling time of 280 ns that enables a true 16-bit effective number of bits (ENOB). Along with a high dc precision of only 100 µV offset voltage, a wide gain-bandwidth product of 120 MHz, a low wideband noise of 2.5 nV/√Hz, this family is optimized for driving high-throughput, high-resolution SAR ADCs, such as the ADS88xx family of SAR ADCs.

The OPAx625 features two operating modes: high-drive and low-power. In the innovative low-power mode, the OPAx625 tracks the input signal allowing the OPAx625 to transition from low-power mode to high-drive mode at 16-bit ENOB within 170 ns.

The OPAx625 family is available in 6-pin SOT and 10-pin VSSOP packages and is specified for operation from –40°C to +125°C.

The OPAx625 family of operational amplifiers are excellent 16-bit and 18-bit, SAR ADC drivers that are high precision with low THD and noise allow for a unique power-scalable solution. This family of devices is fully characterized and specified with a 16-bit settling time of 280 ns that enables a true 16-bit effective number of bits (ENOB). Along with a high dc precision of only 100 µV offset voltage, a wide gain-bandwidth product of 120 MHz, a low wideband noise of 2.5 nV/√Hz, this family is optimized for driving high-throughput, high-resolution SAR ADCs, such as the ADS88xx family of SAR ADCs.

The OPAx625 features two operating modes: high-drive and low-power. In the innovative low-power mode, the OPAx625 tracks the input signal allowing the OPAx625 to transition from low-power mode to high-drive mode at 16-bit ENOB within 170 ns.

The OPAx625 family is available in 6-pin SOT and 10-pin VSSOP packages and is specified for operation from –40°C to +125°C.

다운로드 스크립트와 함께 비디오 보기 비디오

기술 자료

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하세요.
5개 모두 보기
상위 문서 유형 직함 형식 옵션 날짜
* Data sheet OPAx625 High-Bandwidth, High-Precision, Low THD+N, 16-Bit and 18-Bit Analog-to-Digital Converter (ADC) Drivers datasheet (Rev. A) PDF | HTML 2015/04/20
Application brief Dual Bipolar Power-Supply Considerations for Amplifiers 2017/08/01
E-book The Signal e-book: A compendium of blog posts on op amp design topics 2017/03/28
E-book Analog Engineer’s Pocket Reference Guide Fifth Edition (Rev. D) PDF | HTML 2014/09/30
Application note Noise Analysis for High Speed Op Amps (Rev. A) 2005/01/17

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

평가 보드

ADS9120EVM-PDK — ADS9120 16비트, 2.5MSPS, 15.5mW SAR ADC EVM 성능 데모 키트(PDK)

ADS9120 EVM(평가 모듈) 성능 데모 키트(PDK)는 ADS9120 SAR ADC(연속 근사 레지스터 아날로그-디지털 컨버터)의 성능 평가용 플랫폼입니다. ADS9120EVM-PDK에는 ADS9120 EVM 보드, 정밀 PHI 컨트롤러 보드, 사용자가 USB(범용 직렬 버스)를 통해 ADC와 통신하고, 데이터를 캡처하고, 데이터 분석을 수행하는 데 필요한 관련 컴퓨터 소프트웨어가 포함되어 있습니다.

사용 설명서: PDF
TI.com에서 구매할 수 없음
시뮬레이션 모델

OPA625 PSpice Model (Rev. B)

SBOM937B.ZIP (161 KB) - PSpice Model
시뮬레이션 모델

OPA625 TINA-TI Reference Design (Rev. A)

SBOM936A.TSC (340 KB) - TINA-TI Reference Design
시뮬레이션 모델

OPA625 TINA-TI Spice Model (Rev. A)

SBOM935A.ZIP (10 KB) - TINA-TI Spice Model
계산 툴

ANALOG-ENGINEER-CALC PC software analog engineer's calculator

The analog engineer’s calculator is designed to speed up many of the repetitive calculations that analog circuit design engineers use on a regular basis. This PC-based tool provides a graphical interface with a list of various common calculations ranging from setting operational-amplifier (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

계산 툴

VOLT-DIVIDER-CALC — Voltage divider calculation tool

The voltage divider calculation tool (VOLT-DIVIDER-CALC) quickly determines a set of resistors for a voltage divider. This KnowledgeBase JavaScript utility can be used to find a set of resistors for a voltage divider to achieve the desired output voltage. VOLT-DIVIDER-CALC can also be used to (...)
시뮬레이션 툴

PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®

TI용 PSpice®는 아날로그 회로의 기능을 평가하는 데 사용되는 설계 및 시뮬레이션 환경입니다. 완전한 기능을 갖춘 이 설계 및 시뮬레이션 제품군은 Cadence®의 아날로그 분석 엔진을 사용합니다. 무료로 제공되는 TI용 PSpice에는 아날로그 및 전력 포트폴리오뿐 아니라 아날로그 행동 모델에 이르기까지 업계에서 가장 방대한 모델 라이브러리 중 하나가 포함되어 있습니다.

TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 착수하기 (...)
시뮬레이션 툴

TINA-TI — SPICE 기반 아날로그 시뮬레이션 프로그램

TINA-TI provides all the conventional DC, transient and frequency domain analysis of SPICE and much more. TINA has extensive post-processing capability that allows you to format results the way you want them. Virtual instruments allow you to select input waveforms and probe circuit nodes voltages (...)
사용 설명서: PDF
레퍼런스 디자인

TIDA-01056 — EMI를 최소화하면서 전원 공급 장치의 효율을 최적화하는 20비트 1MSPS DAQ 레퍼런스 설계

고성능 DAQ(데이터 수집) 시스템을 위한 이 레퍼런스 설계에서는 LMS3635-Q1 벅 컨버터를 사용하여 스위칭 레귤레이터로부터 EMI의 영향을 최소화하고 소비 전력을 줄이기 위해 전력 단계를 최적화합니다.  이 레퍼런스 설계는 LM53635 벅 컨버터에 비해 대부분의 저부하 전류에서 7.2%의 효율 개선 효과를 제공하며, 이는 125.25dB SFDR, 99dB SNR 및 16.1ENOB에 달하는 수치입니다.
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDA-01054 — 고성능 DAQ 시스템에서 EMI 효과를 제거하는 다중 레일 전원 레퍼런스 디자인

TIDA-01054 레퍼런스 설계를 이용하면 LM53635 벅 컨버터의 도움으로 16비트 이상의 DAQ(데이터 수집) 시스템에서 EMI의 성능 저하 효과를 제거할 수 있습니다. 벅 컨버터를 사용하면 설계가 EMI의 원치 않는 잡음 영향을 받지 않고도 전원 솔루션을 신호 경로 가까이에 배치하여 보드 공간을 절약할 수 있습니다. 이 설계를 사용하면 20비트 1MSPS SAR ADC를 사용했을 때 1000.13dB의 시스템 SNR 성능을 발휘합니다. 이는 외부 전원을 사용할 때 100.14dB의 SNR 성능과 거의 일치하는 것입니다.
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDA-01055 — 고성능 DAQ 시스템을 위한 ADC 전압 레퍼런스 버퍼 최적화 레퍼런스 디자인

고성능 DAQ 시스템용 TIDA-01055 레퍼런스 설계는 TI OPA837 고속 연산 증폭기를 사용하여 SNR 성능을 개선하고 소비 전력을 줄이기 위해 ADC 레퍼런스 버퍼를 최적화합니다. 이 장치는 복합 버퍼 구성에 사용되며 기존 연산 증폭기보다 22% 향상된 전력을 제공합니다. 버퍼가 통합된 전압 레퍼런스 소스는 채널 수가 많은 시스템에서 최적의 성능을 달성하는 데 필요한 구동 강도가 부족한 경우가 많습니다.  이 레퍼런스 설계는 여러 ADC를 구동할 수 있으며 18비트, 2-MSPS SAR ADC를 사용하여 (...)
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDA-01057 — 트루 10Vpp 차동 입력을 위해 신호 동적 범위를 20비트 ADC로 극대화하는 레퍼런스 설계

이 레퍼런스 설계는 20비트 차동 입력 ADC의 동적 범위를 개선하기 위해 고성능 DAQ(데이터 수집) 시스템을 위해 고안되었습니다. 많은 DAQ 시스템은 충분한 신호 동적 범위를 얻기 위해 넓은 FSR(최대 눈금 범위)에서 측정할 수 있는 기능을 필요로 합니다. SAR ADC를 위한 이전의 많은 레퍼런스 설계에서는 THS4551 FDA(완전 차동 증폭기)를 사용했습니다. 그러나 THS4551은 전압 레퍼런스가 5V인 SAR ADC의 동적 범위를 최대화하는 데 필요한 진정한 10Vpp 차동 출력(10V FSR)을 실현하기에는 (...)
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDA-01051 — 자동 테스트 장비에 대한 FPGA 활용률 및 데이터 처리량 최적화 레퍼런스 설계

TIDA-01051 레퍼런스 설계는 ATE(자동 테스트 장비)에 사용되는 것과 같이 채널 수가 매우 많은 DAQ(데이터 수집) 시스템에 대하여 최적화된 채널 밀도, 통합, 소비 전력, 클록 분배 및 신호 체인 성능 데모에 사용됩니다. TI의 DS90C383B와 같은 시리얼라이저를 사용하여 동시에 샘플링되는 ADC 출력 여러 개를 몇몇 LVDS 라인으로 합치면 호스트 FPGA가 처리해야 하는 핀 수가 대폭 줄어듭니다.  그 결과, FPGA 하나가 훨씬 많은 수의 DAQ 채널을 처리할 수 있고 보드 라우팅 복잡도가 대폭 완화됩니다.
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDA-01053 — 높은 동적 범위의 기기를 위해 THD, 노이즈 및 SNR을 최적화하는 ADC 드라이버 레퍼런스 디자인

TIDA-01053은 높은 동적 범위 계측을 위해 THD, 잡음 및 전체 시스템 SNR을 최적화하는 ADC 드라이버 레퍼런스 설계입니다. ADC 입력의 높은 정전식 특성은 드라이버 설계와 부품 선택 절차에서 고유한 과제를 제시합니다. 안정성, 저잡음, 고전류 구동 기능, 낮은 고조파 왜곡 성능을 동시에 보장해야 하기 때문입니다. 이 레퍼런스 설계는 ADC를 구동할 때 완전 차동 증폭기를 사용할 때와 두 개의 단일 종단 증폭기를 사용할 때를 비교하여 성능 이점을 강조합니다.
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDA-01050 — 18비트 SAR 데이터 컨버터를 위해 최적화된 아날로그 프론트 엔드 DAQ 시스템 레퍼런스 디자인

TIDA-01050 레퍼런스 설계는 일반적으로 자동 테스트 장비와 관련된 통합, 전력 소비, 성능 및 클로킹 문제를 개선하는 것을 목표로 합니다. 이 설계는 모든 ATE 시스템에 적용되지만 대부분 많은 수의 입력 채널이 필요한 시스템에 적용됩니다.
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDA-01052 — 음극 공급 장치를 사용하여 풀 스케일 THD를 개선하는 ADC 드라이버 레퍼런스 디자인

TIDA-01052 레퍼런스 설계는 접지 대신 아날로그 프론트 엔드 드라이버 증폭기에서 음극 전압 레일을 사용하여 볼 수 있는 시스템 성능 증가를 강조하는 것을 목표로 합니다. 이 개념은 모든 아날로그 프론트 엔드에 해당하지만, 이 설계는 특히 자동 테스트 장비를 대상으로 합니다.
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDA-00732 — 최대 SNR 및 샘플링 속도 달성을 위한 18비트, 2Msps 절연 데이터 수집 레퍼런스 디자인

이 “최대 SNR 및 샘플링 속도를 달성하기 위한 18비트, 2Msps 절연 데이터 수집 레퍼런스 설계“는 절연 데이터 수집 시스템 설계의 일반적인 성능 제한 문제를 극복하는 방법을 보여줍니다.
  • 디지털 아이솔레이터에 의한 전파 지연을 최소화하여 샘플링 속도 최대화
  • 디지털 아이솔레이터로 인한 ADC 샘플링 클록 지터를 효과적으로 완화하여 고주파 AC 신호 체인 성능(SNR) 최대화
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIPD169 — 16비트, 1MSPS 멀티플렉스 데이터 수집 레퍼런스 디자인

This design is for a 16-bit 1MSPS single-ended, multiplexed data acquisition system (DAQ) for dc inputs. The system is composed of a 16-bit successive-approximation-register (SAR) analog-to-digital converter (ADC), SAR ADC driver, reference driver, and multiplexer. The design shows the process to (...)
Design guide: PDF
회로도: PDF
패키지 CAD 기호, 풋프린트 및 3D 모델
SOT-23 (DBV) 6 Ultra Librarian

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상