JAJSON9A May   2022  – December 2025 DP83TC813R-Q1 , DP83TC813S-Q1

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 説明
  5. デバイス比較表
  6. ピン構成および機能
  7. 仕様
    1. 6.1 絶対最大定格
    2. 6.2 ESD 定格
    3. 6.3 推奨動作条件
    4. 6.4 熱に関する情報
    5. 6.5 電気的特性
    6. 6.6 タイミング要件
    7. 6.7 タイミング図
    8. 6.8 代表的特性
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1 診断ツール キット
        1. 7.3.1.1 信号品質インジケータ
        2. 7.3.1.2 静電気放電 (ESD) 検出
        3. 7.3.1.3 時間領域反射計測
        4. 7.3.1.4 電圧検出
        5. 7.3.1.5 BIST およびループバック モード
          1. 7.3.1.5.1 データ ジェネレータおよびチェッカ
          2. 7.3.1.5.2 xMII ループバック
          3. 7.3.1.5.3 PCS のループバック
          4. 7.3.1.5.4 デジタル ループバック
          5. 7.3.1.5.5 アナログ ループバック
          6. 7.3.1.5.6 リバース ループバック
      2. 7.3.2 準拠性テスト モード
        1. 7.3.2.1 テスト モード 1
        2. 7.3.2.2 テスト モード 2
        3. 7.3.2.3 テスト モード 4
        4. 7.3.2.4 テスト モード 5
    4. 7.4 デバイスの機能モード
      1. 7.4.1  パワーダウン
      2. 7.4.2  リセット
      3. 7.4.3  スタンバイ
      4. 7.4.4  通常
      5. 7.4.5  スリープ確認
      6. 7.4.6  スリープ要求
      7. 7.4.7  スリープ失敗
      8. 7.4.8  スリープ
      9. 7.4.9  ウェークアップ
      10. 7.4.10 TC10 システム例
      11. 7.4.11 MDI (Media Dependent Interface)
        1. 7.4.11.1 100BASE-T1 リーダーおよび 100BASE-T1 フォロワ構成
        2. 7.4.11.2 自動極性検出および訂正
        3. 7.4.11.3 ジャバー検出
        4. 7.4.11.4 インターリーブ検出
      12. 7.4.12 MAC インターフェイス
        1. 7.4.12.1 メディア独立インターフェイス
        2. 7.4.12.2 簡易メディア独立インターフェイス
        3. 7.4.12.3 RGMII (Reduced Gigabit Media Independent Interface)
        4. 7.4.12.4 SGMII (Serial Gigabit Media Independent Interface)
      13. 7.4.13 シリアル マネージメント インターフェイス
        1. 7.4.13.1 ダイレクト レジスタ アクセス
        2. 7.4.13.2 拡張レジスタ スペース アクセス
        3. 7.4.13.3 書き込み動作 (ポスト インクリメントなし)
        4. 7.4.13.4 読み出し動作 (ポスト インクリメントなし)
        5. 7.4.13.5 書き込み動作 (ポスト インクリメントあり)
        6. 7.4.13.6 読み出し動作 (ポスト インクリメントあり)
    5. 7.5 プログラミング
      1. 7.5.1 ストラップ構成
      2. 7.5.2 LED の構成
      3. 7.5.3 PHY アドレスの設定
  9. レジスタ マップ
    1. 8.1 レジスタ アクセスの概要
    2. 8.2 DP83TC813 のレジスタ
  10. アプリケーションと実装
    1. 9.1 アプリケーション情報
    2. 9.2 代表的なアプリケーション
      1. 9.2.1 設計要件
        1. 9.2.1.1 物理メディアの接続
          1. 9.2.1.1.1 コモン モード チョークに関する推奨事項
      2. 9.2.2 詳細な設計手順
      3. 9.2.3 アプリケーション曲線
    3. 9.3 電源に関する推奨事項
    4. 9.4 レイアウト
      1. 9.4.1 レイアウトのガイドライン
        1. 9.4.1.1 信号トレース
        2. 9.4.1.2 復帰パス
        3. 9.4.1.3 金属注入
        4. 9.4.1.4 PCB 層スタッキング
      2. 9.4.2 レイアウト例
  11. 10デバイスおよびドキュメントのサポート
    1. 10.1 ドキュメントの更新通知を受け取る方法
    2. 10.2 サポート・リソース
    3. 10.3 コミュニティ リソース
    4. 10.4 商標
    5. 10.5 静電気放電に関する注意事項
    6. 10.6 用語集
  12. 11改訂履歴
  13. 12メカニカル、パッケージ、および注文情報
リバース ループバック
DP83TC813S-Q1 DP83TC813R-Q1 データ ジェネレータありのリバース ループバック図 7-9 データ ジェネレータありのリバース ループバック
DP83TC813S-Q1 DP83TC813R-Q1 データ ジェネレータなしのリバース ループバック図 7-10 データ ジェネレータなしのリバース ループバック

リバース ループバックは、MDI でデータを受信し、受信ブロック全体を通過させた後、PCS レイヤー内で送信ブロックにループバックします。データは MDI 経由で接続されたリンク パートナーに送信されます。競合を回避するために、MAC 送信パスは分離されます。

ループバックをイネーブル

レジスタ 0x0016 = 0x0110 を書き込みます

MAC 側のデータ ジェネレータ/チェッカをイネーブル

レジスタ 0x0624 = 0x55BF を書き込みます

MAC インターフェイス モードに応じてチェッカを有効にするには、次のレジスタ設定を使用します。

  • RGMII の場合、レジスタ 0x0619 = 0x1004 を書き込みます
  • SGMII の場合、レジスタ 0x0619 = 0x1114 を書き込みます
  • RMII の場合、レジスタ 0x0619 = 0x1224 を書き込みます
  • MII の場合、レジスタ 0x0619 = 0x1334 を書き込みます

MAC 側からの受信データを確認

データは、レジスタ 0x063C、0x063D、0x063E を読み取ることで内部的にも確認できます。これらのレジスタは、同時に、この順序で読み取る必要があります。

ケーブル側のデータ ジェネレータ/チェッカをイネーブル

レジスタ 0x0624 = 0x55BF を書き込みます

レジスタ 0x0619 = 0x0557 を書き込みます

ケーブル側のデータを確認

  1. レジスタ 0x0620[1] = 1'b1 を書き込み
  2. レジスタ 0x620 を読み出す
    1. ビット [7:0] = 受信したエラー バイト数
    2. ビット [8] = 受信データに対する PRBS チェッカのロック状態 (1’b1 はロック状態を示します)
受信データ ストリームのエラー ステータスを継続的にチェックするには、手順 1 と 2 を繰り返します。

その他のシステム要件

内部 PRBS によって生成されたデータは、MDI および MAC インターフェイスを介して送信されます。