JAJU510J March   2018  – February 2025 TMS320F28P550SG , TMS320F28P550SJ , TMS320F28P559SG-Q1 , TMS320F28P559SJ-Q1

 

  1.   1
  2.   概要
  3.   リソース
  4.   特長
  5.   アプリケーション
  6.   6
  7. 1システムの説明
    1. 1.1 主なシステム仕様
  8. 2システム概要
    1. 2.1 ブロック図
    2. 2.2 主な使用製品
      1. 2.2.1  UCC21710
      2. 2.2.2  UCC5350
      3. 2.2.3  TMS320F28379D
      4. 2.2.4  AMC3306M05
      5. 2.2.5  OPA4388
      6. 2.2.6  TMCS1123
      7. 2.2.7  AMC0330R
      8. 2.2.8  AMC0381D
      9. 2.2.9  UCC14341
      10. 2.2.10 UCC33421
    3. 2.3 システム設計理論
      1. 2.3.1 3 相 T タイプ インバータ
        1. 2.3.1.1 アーキテクチャの概要
        2. 2.3.1.2 LCL フィルタの設計
        3. 2.3.1.3 インダクタの設計
        4. 2.3.1.4 SiC MOSFET の選択
        5. 2.3.1.5 損失の推定
      2. 2.3.2 電圧検出
      3. 2.3.3 電流検出
      4. 2.3.4 システムの補助電源
      5. 2.3.5 ゲート ドライバ
        1. 2.3.5.1 1200V の SiC MOSFET
        2. 2.3.5.2 650V の SiC MOSFET
        3. 2.3.5.3 ゲート ドライバのバイアス電源
      6. 2.3.6 制御設計
        1. 2.3.6.1 電流ループの設計
        2. 2.3.6.2 PFC の DC バス電圧レギュレーション ループの設計
  9. 3ハードウェア、ソフトウェア、テスト要件、テスト結果
    1. 3.1 必要なハードウェアとソフトウェア
      1. 3.1.1 ハードウェア
        1. 3.1.1.1 必要なテスト ハードウェア
        2. 3.1.1.2 設計に使用されているマイクロコントローラ リソース (TMS320F28379D)
        3. 3.1.1.3 F28377D、F28379D 制御カードの設定
        4. 3.1.1.4 設計に使用されているマイクロコントローラ リソース (TMS320F280039C)
      2. 3.1.2 ソフトウェア
        1. 3.1.2.1 ファームウェアの概要
          1. 3.1.2.1.1 CCS プロジェクトを開く
          2. 3.1.2.1.2 デジタル電源 SDK のソフトウェア アーキテクチャ
          3. 3.1.2.1.3 割り込みとラボの構造
          4. 3.1.2.1.4 ファームウェアのビルド、ロード、デバッグ
          5. 3.1.2.1.5 CPU ローディング
        2. 3.1.2.2 保護方式
        3. 3.1.2.3 PWM スイッチング方式
        4. 3.1.2.4 ADC ローディング
    2. 3.2 テストと結果
      1. 3.2.1 ラボ 1
      2. 3.2.2 インバータ動作のテスト
        1. 3.2.2.1 ラボ 2
        2. 3.2.2.2 ラボ 3
        3. 3.2.2.3 ラボ 4
      3. 3.2.3 PFC 動作のテスト
        1. 3.2.3.1 ラボ 5
        2. 3.2.3.2 ラボ 6
        3. 3.2.3.3 ラボ 7
      4. 3.2.4 効率に関するテストのセットアップ
      5. 3.2.5 テスト結果
        1. 3.2.5.1 PFC モード
          1. 3.2.5.1.1 PFC スタートアップ - 230VRMS、400VL-L AC 電圧
          2. 3.2.5.1.2 定常状態の結果 - PFC モード
          3. 3.2.5.1.3 効率、THD、力率の結果 (60Hz) – PFCモード
          4. 3.2.5.1.4 ステップ負荷変動による過渡応答テスト
        2. 3.2.5.2 インバータ モード
  10. 4デザイン ファイル
    1. 4.1 回路図
    2. 4.2 部品表 (BOM)
    3. 4.3 PCB レイアウトに関する推奨事項
      1. 4.3.1 レイアウト プリント
    4. 4.4 Altium プロジェクト
    5. 4.5 ガーバー ファイル
    6. 4.6 アセンブリの図面
  11. 5商標
  12. 6著者について
  13. 7改訂履歴

TMS320F28379D

Delfino™ TMS320F2837xD は優れた 32 ビット浮動小数点マイクロコントローラ・ユニット (MCU) で、産業用ドライブおよびサーボ・モータ制御、ソーラー・インバータおよびコンバータ、デジタル電源、輸送、電源ライン通信など、高度な閉ループ制御アプリケーション用に設計されています。デジタル電源および産業用ドライブ向けの開発パッケージ一式が、powerSUITE および DesignDRIVE イニシアチブの一部として利用できます。Delfino 製品ラインは TMS320C2000™ ポートフォリオでは新しいものではありませんが、F2837xD はシステム性能を大幅に向上させる新しいデュアルコア C28x アーキテクチャをサポートしています。また、内蔵のアナログおよび制御ペリフェラルにより、設計者は制御アーキテクチャを統合し、ハイエンド・システムでマルチプロセッサを不要にできます。

  • デュアルコア・アーキテクチャ:
    • 2 つの TMS320C28x 32 ビット CPU
    • 200MHz
    • IEEE 754 単精度浮動小数点ユニット (FPU)
    • 三角関数算術演算ユニット (TMU)
    • ビタビ / 複素演算ユニット (VCU-II)
  • 2 つのプログラム可能な制御補償器アクセラレータ (CLA)
    • 200MHz
    • IEEE 754 単精度浮動小数点命令
    • メイン CPU と独立にコードを実行
  • オンチップ・メモリ
    • 512KB (256kW) または 1MB (512kW) のフラッシュ (ECC 保護)
    • 172KB (86kW) または 204KB (102kW) の RAM (ECC 保護またはパリティ保護)
    • デュアル・ゾーンのセキュリティでサードパーティーの開発をサポート
  • クロックおよびシステム制御:
    • 2 つの内部ゼロ・ピン 10MHz 発振器
    • オンチップの水晶発振器
    • ウィンドウ付きウォッチドッグ・タイマ・モジュール
    • クロック消失検出回路
  • コア 1.2V、I/O 3.3V の設計
  • システム・ペリフェラル:
    • ASRAM および SDRAM をサポートする 2 つの外部メモリ・インターフェイス (EMIF)
    • デュアル 6 チャネルの DMA (Direct Memory Access) コントローラ
    • 個別にプログラム可能な最大 169 本の多重化された汎用入出力 (GPIO) ピン (入力フィルタ付き)
    • 拡張ペリフェラル割り込みコントローラ (ePIE)
    • 外部ウェイクアップに対応した複数の低消費電力モード (LPM) をサポート
  • 通信ペリフェラル:
    • USB 2.0 (MAC + PHY)
    • 12 ピンの 3.3V 互換ユニバーサル・パラレル・ポート (uPP) インターフェイスをサポート
    • 2 つの CAN (Controller Area Network) モジュール (ピンでブート可能)
    • 3 つの高速 (最高 50MHz) SPI ポート (ピンでブート可能)
    • 2 つのマルチチャネル・バッファ付きシリアル・ポート (McBSP)
    • 4 つのシリアル通信インターフェイス (SCI/UART) (ピンでブート可能)
    • 2 つの I2C インターフェイス (ピンでブート可能)
  • アナログ・サブシステム:
    • 最大 4 つの A/D コンバータ (ADC):
      • 16 ビット・モード
        • 各 1.1MSPS (最大 4.4MSPS のシステム・スループット)
        • 差動入力
        • 最大 12 の外部チャネル
      • 12 ビット・モード
        • 各 3.5MSPS (最大 14MSPS のシステム・スループット)
        • シングルエンド入力
        • 最大 24 の外部チャネル
      • 各 ADC に単一のサンプルおよびホールド (S/H)
      • ADC 変換の後処理をハードウェアに内蔵:
        • 飽和オフセット較正
        • 設定点からの誤差の計算
        • 高、低、およびゼロクロス比較、割り込み機能付き
        • トリガからサンプルまでの遅延の捕捉
    • 8 つのウィンドウ付きコンパレータ、12 ビットのデジタル / アナログ・コンバータ (DAC) リファレンス付き
    • 3 つのバッファ付き 12 ビット DAC 出力
  • 拡張制御ペリフェラル:
    • 拡張機能付きの 24 のパルス幅変調器 (PWM) チャネル
    • 16 の高分解能パルス幅変調器 (HRPWM) チャネル
      • 8 つの PWM モジュールの A チャネルと B チャネルの両方が高分解能
      • デッドバンドのサポート (標準と高分解能の両方)
    • 6 つの拡張キャプチャ (eCAP) モジュール
    • 3 つの拡張直交エンコーダ・パルス (eQEP) モジュール
    • 8 つのシグマ-デルタ・フィルタ・モジュール (SDFM) 入力チャネル (チャネルごとに 2 つのパラレル・フィルタ):
      • 標準 SDFM データ・フィルタリング
      • コンパレータ・フィルタによる範囲外に対する迅速なアクション
TIDA-01606 TMS320F28379D の機能ブロック図図 2-3 TMS320F28379D の機能ブロック図