TLV9022L
- Output latch with falling-edge triggered clear
- Power-on Reset (POR) for known start-up
- Selectable start-up state:
- Unlatched on power-up (L1 option)
- Latched on power-up (L2 option)
- Supply range: 1.65V to 5.5V
- Precision input offset voltage: 300µV
- Rail-to-rail inputs with fault tolerance
- Typical propagation delay: 110ns
- Low quiescent current: 22µA per channel
- Low input bias current: 5pA
- Open-drain output option (TLV902xL )
- Push-pull output option (TLV903xL )
- Full –40°C to +125°C temperature range
- 2kV ESD protection
The TLV902xL and TLV903xL are a family of single and dual channel latching comparators. The family also offers low input offset voltage, power on reset (POR), and fault-tolerant rail-to-rail inputs. These devices have an excellent speed-to-power combination with a propagation delay of 110ns with a quiescent supply current of only 22µA per channel.
The unique feature of the TLV90xxL is the output latching capability. The output latches upon the first threshold crossing, allowing capture of an event or error condition without the full attention of a system controller. This feature allows events to be captured at start up while the system controller is still initializing or busy with other tasks. The falling-edge triggered clear input allows system controller to reset the latch after performing any needed tasks and meets safety-critical requirements. The L1 and L2 options define power-up latching behavior.
These comparators also feature fault-tolerant inputs that can go up to 6V without damage with no output phase inversion. This feature makes this family of comparators designed for precision voltage monitoring in harsh, noisy environments.
The TLV902xL have an open-drain output that can be pulled up below or beyond the supply voltage, designed for ORing multiple outputs or level translation. Latching occurs on the high to low output transition.
The TLV903xL have a push-pull output stage capable of sinking and sourcing up to 85mA to drive a capacitive load such as a MOSFET gate. Latching occurs on the low to high output transition.
The family is specified for the industrial temperature range of –40°C to +125°C and are available in standard leaded and leadless packages.
기술 자료
| 유형 | 직함 | 날짜 | ||
|---|---|---|---|---|
| * | Data sheet | TLV902xL and TLV903xL Precision, Self-Latching Comparator Family datasheet (Rev. A) | PDF | HTML | 2025/10/08 |
| Application brief | Reducing system complexity with self-latching comparators | PDF | HTML | 2025/07/14 |
설계 및 개발
추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.
SMALL-AMP-DIP-EVM — 소형 패키지를 갖춘 연산 증폭기용 평가 모듈
SMALL-AMP-DIP-EVM은 여러 업계 표준 소형 패키지와 빠르고 쉬운 인터페이스를 통해 소형 패키지 연산 증폭기 프로토타입 제작 속도를 높여줍니다. SMALL-AMP-DIP-EVM은 DPW-5(X2SON), DSG-8(WSON), DCN-8(SOT), DDF-8(SOT), RUG-10(X2QFN), RUC-14(X2QFN), RGY-14(VQFN) 및 RTE-16(WQFN)을 포함한 8가지 소형 패키지 옵션을 지원합니다.
PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®
TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 착수하기 (...)
TINA-TI — SPICE 기반 아날로그 시뮬레이션 프로그램
| 패키지 | 핀 | CAD 기호, 풋프린트 및 3D 모델 |
|---|---|---|
| X2QFN (RUG) | 10 | Ultra Librarian |
주문 및 품질
- RoHS
- REACH
- 디바이스 마킹
- 납 마감/볼 재질
- MSL 등급/피크 리플로우
- MTBF/FIT 예측
- 물질 성분
- 인증 요약
- 지속적인 신뢰성 모니터링
- 팹 위치
- 조립 위치
권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.