El diseño de referencia TIDA-01051 se usa para demostrar la densidad de canales optimizada, la integración, el consumo de potencia, la distribución del reloj y el rendimiento de la cadena de señales de los sistemas de adquisición de datos (DAQ) con un recuento de canales muy elevado, como los que se utilizan en los equipos de pruebas automáticas (ATE). El uso de serializadores, como el DS90C383B de TI, para combinar muchas salidas ADC de muestreo simultáneo en varias líneas LVDS reduce drásticamente el número de pines que la FPGA del servidor debe procesar. Como resultado, una sola FPGA puede procesar un número significativamente mayor de canales DAQ y la complejidad de enrutamiento de la placa se reduce considerablemente.
Funciones
- Dos canales ADC SAR de 20 bits (prescindibles hasta 28)
- Árbol MUX de tres niveles (hasta 64 canales por ADC)
- Destaca las mejoras de rendimiento mediante datos de salida ADC serializados
- Diseño de referencia frontal modular para sistemas de gran cantidad de canales que se pueden repetir
- Señal de entrada de hasta +/-12 V (+/-24 Vpp diferencial)