Detalles del producto

Output type HCSL, LVDS, LVPECL Output frequency (MHz) 1000 Stability (ppm) 50 Supply voltage (V) 3.3 Operating temperature range (°C) -40 to 85 Jitter (ps) 0.1
Output type HCSL, LVDS, LVPECL Output frequency (MHz) 1000 Stability (ppm) 50 Supply voltage (V) 3.3 Operating temperature range (°C) -40 to 85 Jitter (ps) 0.1
QFM (SIA) 8 12.25 mm² 3.5 x 3.5
  • Ultra-Low Noise, High Performance
    • Jitter: 90fs RMS Typical fOUT > 100MHz
    • PSRR: –70dBc, Robust Supply Noise Immunity
  • Flexible Output Format; User Selectable
    • LVPECL up to 1GHz
    • LVDS up to 900MHz
    • HCSL up to 400MHz
  • Total Frequency Tolerance of ±50ppm
  • System Level Features
    • Frequency Margining: Fine and Coarse
    • Internal EEPROM: User Configurable Default Settings
  • Other Features
    • Device Control: I2C
    • 3.3V Operating Voltage
    • Industrial Temperature Range (–40°C to +85°C)
    • 7mm × 5mm 8-Pin Package
    • Create a Custom Design Using the LMK61E2 With the WEBENCH Power Designer
  • Ultra-Low Noise, High Performance
    • Jitter: 90fs RMS Typical fOUT > 100MHz
    • PSRR: –70dBc, Robust Supply Noise Immunity
  • Flexible Output Format; User Selectable
    • LVPECL up to 1GHz
    • LVDS up to 900MHz
    • HCSL up to 400MHz
  • Total Frequency Tolerance of ±50ppm
  • System Level Features
    • Frequency Margining: Fine and Coarse
    • Internal EEPROM: User Configurable Default Settings
  • Other Features
    • Device Control: I2C
    • 3.3V Operating Voltage
    • Industrial Temperature Range (–40°C to +85°C)
    • 7mm × 5mm 8-Pin Package
    • Create a Custom Design Using the LMK61E2 With the WEBENCH Power Designer

The LMK61E2 device is an ultra-low jitter PLLatinum™ programmable oscillator with a fractional-N frequency synthesizer with integrated VCO that generates commonly used reference clocks. The outputs can be configured as LVPECL, LVDS, or HCSL.

The device features self start-up from on-chip EEPROM that is factory programmed to generate 156.25MHz LVPECL output. The device registers and EEPROM settings are fully programmable in-system through I2C serial interface. Internal power conditioning provide excellent power supply ripple rejection (PSRR), reducing the cost and complexity of the power delivery network. The device operates from a single 3.3V ± 5% supply.

The device provides fine and coarse frequency margining options through I2C serial interface to support system design verification tests (DVT), such as standard compliance and system timing margin testing.

The LMK61E2 device is an ultra-low jitter PLLatinum™ programmable oscillator with a fractional-N frequency synthesizer with integrated VCO that generates commonly used reference clocks. The outputs can be configured as LVPECL, LVDS, or HCSL.

The device features self start-up from on-chip EEPROM that is factory programmed to generate 156.25MHz LVPECL output. The device registers and EEPROM settings are fully programmable in-system through I2C serial interface. Internal power conditioning provide excellent power supply ripple rejection (PSRR), reducing the cost and complexity of the power delivery network. The device operates from a single 3.3V ± 5% supply.

The device provides fine and coarse frequency margining options through I2C serial interface to support system design verification tests (DVT), such as standard compliance and system timing margin testing.

Descargar Ver vídeo con transcripción Video

Productos similares que pueden interesarle

open-in-new Comparar alternativas
Misma funcionalidad con diferente configuración de pines que el dispositivo comparado
LMK6C ACTIVO Oscilador LVCMOS de frecuencia fija, ondas acústicas masivas (BAW), baja fluctuación y alto rendi Small package with BAW technology
LMK6D ACTIVO Oscilador LVDS de frecuencia fija, ondas acústicas masivas (BAW), baja fluctuación y alto rendimient Small package, improved performance, fixed-frequency LVDS oscillator with BAW technology
LMK6H ACTIVO Oscilador HCSL de frecuencia fija, ondas acústicas masivas (BAW), baja fluctuación y alto rendimient Small package, improved performance, fixed-frequency HCSL oscillator with BAW technology
LMK6P ACTIVO Oscilador LVPECL de frecuencia fija, ondas acústicas masivas (BAW), baja fluctuación y alto rendimie Small package, improved performance, fixed-frequency LVPECL oscillator with BAW technology

Documentación técnica

star =Principal documentación para este producto seleccionada por TI
No se encontraron resultados. Borre su búsqueda y vuelva a intentarlo.
Ver todo 10
Documentación principal Tipo Título Opciones de formato Fecha
* Data sheet LMK61E2 Ultra-Low Jitter Programmable Oscillator With Internal EEPROM datasheet (Rev. C) PDF | HTML 30 may 2025
Technical article Clock tree fundamentals: finding the right clocking devices for your design PDF | HTML 24 mar 2021
Application note Clocking for Medical Ultrasound Systems (Rev. A) PDF | HTML 30 sep 2020
Technical article Step-by-step considerations for designing wide-bandwidth multichannel systems PDF | HTML 04 jun 2019
Technical article Preparing for 5G applications: sync your multichannel JESD204B data acquisition sy PDF | HTML 28 ago 2017
Application note Vibration and Shock Sensitivity: A Comparative Study of Oscillators 11 ene 2017
Technical article Complete clock-tree solutions that make a hardware designer’s life easier PDF | HTML 10 mar 2016
Technical article How to select an optimal clocking solution for your FPGA-based design PDF | HTML 09 dic 2015
Application note Time Domain Jitter Measurement Consideration for Low-Noise Oscillators PDF | HTML 05 oct 2015
Application note Frequency Margining Using TI's High Performance Programmable Oscillators 02 oct 2015

Diseño y desarrollo

Para conocer los términos adicionales o los recursos necesarios, haga clic en cualquier título de abajo para ver la página de detalles cuando esté disponible.

Placa de evaluación

LMK05028EVM — Módulo de evaluación LMK05028 de generador y sincronizador de reloj de red

El LMK05028EVM es un módulo de evaluación para el generador y sincronizador de reloj de red LMK05028. El módulo de evaluación (EVM) se puede utilizar para la evaluación de dispositivos, pruebas de conformidad y creación de prototipos de sistemas.
El LMK05028 integra dos bucles de bloqueo de fase (...)

Guía del usuario: PDF
Placa de evaluación

LMK61E2EVM — Módulo de evaluación LMK61E2EVM de oscilador programable de fluctuación ultrabaja

The LMK61E2EVM evaluation modules provides a complete platform to evaluate the 90-fs RMS jitter performance and configurability of the Texas Instruments LMK61E2 Ultra-Low Jitter Programmable Differential Oscillator with integrated EEPROM and frequency margining capabilities.

The LMK61E2EVM can be (...)

Guía del usuario: PDF
Herramienta de programación de software

SNAC074 LMK61xx Oscillator Programming Tool

Productos y hardware compatibles

Productos y hardware compatibles

Soporte de software

TICSPRO-SW TICS Pro GUI and Live Programming Tool for Clocking Devices

Texas Instruments clocks and synthesizers (TICS) pro software is used to program the evaluation modules (EVMs) for product numbers with these prefixes: CDC, LMK and LMX. These products include phase-locked loops and voltage-controlled oscillators (PLL+VCO), synthesizers and clocking devices.

Productos y hardware compatibles

Productos y hardware compatibles

Opciones de descarga
Modelo de simulación

LMK61E2 IBIS MODEL

SLYM078.ZIP (16 KB) - IBIS Model
Herramienta de diseño

CLOCK-TREE-ARCHITECT — Software de programación de diseño de árbol de reloj

La herramienta de síntesis de tipo árbol de reloj “arquitecto de tipo árbol de reloj” agiliza el proceso de diseño al generar soluciones de árbol de reloj en función de los requisitos del sistema. La herramienta extrae datos de una amplia base de datos de productos de relojes para generar una (...)
Herramienta de diseño

PLLATINUMSIM-SW PLL loop filter, phase noise, lock time, and spur simulation tool

PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.

Productos y hardware compatibles

Productos y hardware compatibles

Opciones de descarga
Herramienta de simulación

PSPICE-FOR-TI — PSpice® para herramienta de diseño y simulación de TI

PSpice® para TI es un entorno de diseño y simulación que ayuda a evaluar la funcionalidad de los circuitos analógicos. Esta completa suite de diseño y simulación utiliza un motor de análisis analógico de Cadence®. Disponible sin ningún costo, PSpice para TI incluye una de las bibliotecas de modelos (...)

Muchos diseños de referencia de TI incluyen LMK61E2

Utilice nuestra herramienta de selección de diseños de referencia para revisar e identificar los diseños que mejor se adaptan a su aplicación y parámetros.

Encapsulado Pines Símbolos CAD, huellas y modelos 3D
QFM (SIA) 8 Ultra Librarian

Pedidos y calidad

Información incluida:
  • RoHS
  • REACH
  • Marcado del dispositivo
  • Acabado de plomo/material de la bola
  • Clasificación de nivel de sensibilidad a la humedad (MSL)/reflujo máximo
  • Estimaciones de tiempo medio entre fallas (MTBF)/fallas en el tiempo (FIT)
  • Contenido del material
  • Resumen de calificaciones
  • Monitoreo continuo de confiabilidad
Información incluida:
  • Lugar de fabricación
  • Lugar de ensamblaje

Los productos recomendados pueden tener parámetros, módulos de evaluación o diseños de referencia relacionados con este producto de TI.

Soporte y capacitación

Foros de TI E2E™ con asistencia técnica de los ingenieros de TI

El contenido lo proporcionan “tal como está” TI y los colaboradores de la comunidad y no constituye especificaciones de TI. Consulte los términos de uso.

Si tiene alguna pregunta sobre calidad, encapsulados o pedido de productos de TI, consulte el servicio de asistencia de TI. ​​​​​​​​​​​​​​

Videos