Inicio Amplificadores Amplificadores operacionales (op amps) Amplificadores operacionales de alta velocidad (GBW ≥ 50 MHz)

OPA625

ACTIVO

Amplificador de amplio ancho de banda, alta precisión, bajo ruido y distorsión, controlador SAR ADC

Detalles del producto

Architecture Voltage FB Number of channels 1 Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 2.7 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 5.5 GBW (typ) (MHz) 120 BW at Acl (MHz) 80 Acl, min spec gain (V/V) 1.1 Slew rate (typ) (V/µs) 115 Vn at flatband (typ) (nV√Hz) 2.5 Vn at 1 kHz (typ) (nV√Hz) 3.2 Iq per channel (typ) (mA) 2 Vos (offset voltage at 25°C) (max) (mV) 0.1 Rail-to-rail In to V-, Out Features Adjustable BW/IQ/IOUT, C-Load Drive, Shutdown Rating Catalog Operating temperature range (°C) -40 to 125 CMRR (typ) (dB) 115 Input bias current (max) (pA) 4000000 Offset drift (typ) (µV/°C) 0.5 Iout (typ) (mA) 100 2nd harmonic (dBc) 80 3rd harmonic (dBc) 80 Frequency of harmonic distortion measurement (MHz) 1
Architecture Voltage FB Number of channels 1 Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 2.7 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 5.5 GBW (typ) (MHz) 120 BW at Acl (MHz) 80 Acl, min spec gain (V/V) 1.1 Slew rate (typ) (V/µs) 115 Vn at flatband (typ) (nV√Hz) 2.5 Vn at 1 kHz (typ) (nV√Hz) 3.2 Iq per channel (typ) (mA) 2 Vos (offset voltage at 25°C) (max) (mV) 0.1 Rail-to-rail In to V-, Out Features Adjustable BW/IQ/IOUT, C-Load Drive, Shutdown Rating Catalog Operating temperature range (°C) -40 to 125 CMRR (typ) (dB) 115 Input bias current (max) (pA) 4000000 Offset drift (typ) (µV/°C) 0.5 Iout (typ) (mA) 100 2nd harmonic (dBc) 80 3rd harmonic (dBc) 80 Frequency of harmonic distortion measurement (MHz) 1
SOT-23 (DBV) 6 8.12 mm² 2.9 x 2.8
  • High-Drive Mode:
    • GBW (G = 100): 120 MHz
    • Slew Rate: 115 V/µs
    • 16-Bit Settling at 4-V Step: 280 ns
    • Low Voltage Noise: 2.5 nV/√Hz at 10 kHz
    • Low Output Impedance: 1 Ω at 1 MHz
    • Offset Voltage: ±100 µV (max)
    • Offset Voltage Drift: ±3 µV/ºC (max)
    • LowQuiescent Current: 2 mA (typ)
  • Low-Power Mode:
    • GBW: 1 MHz
    • Low Quiescent Current: 270 µA (typ)
  • Power-Scalable Features:
    • Ultrafast Transition from Low-Power to High-Drive Mode: 170 ns
  • High AC and DC Precision:
    • Low Distortion: –122 dBc for HD2 and –140 dBc for HD3 at 100 kHz
    • Input Common-Mode Range Includes Negative Rail
    • Rail-to-Rail Output
    • Wide Temperature Range: Fully Specified from –40°C to +125°C
  • High-Drive Mode:
    • GBW (G = 100): 120 MHz
    • Slew Rate: 115 V/µs
    • 16-Bit Settling at 4-V Step: 280 ns
    • Low Voltage Noise: 2.5 nV/√Hz at 10 kHz
    • Low Output Impedance: 1 Ω at 1 MHz
    • Offset Voltage: ±100 µV (max)
    • Offset Voltage Drift: ±3 µV/ºC (max)
    • LowQuiescent Current: 2 mA (typ)
  • Low-Power Mode:
    • GBW: 1 MHz
    • Low Quiescent Current: 270 µA (typ)
  • Power-Scalable Features:
    • Ultrafast Transition from Low-Power to High-Drive Mode: 170 ns
  • High AC and DC Precision:
    • Low Distortion: –122 dBc for HD2 and –140 dBc for HD3 at 100 kHz
    • Input Common-Mode Range Includes Negative Rail
    • Rail-to-Rail Output
    • Wide Temperature Range: Fully Specified from –40°C to +125°C

The OPAx625 family of operational amplifiers are excellent 16-bit and 18-bit, SAR ADC drivers that are high precision with low THD and noise allow for a unique power-scalable solution. This family of devices is fully characterized and specified with a 16-bit settling time of 280 ns that enables a true 16-bit effective number of bits (ENOB). Along with a high dc precision of only 100 µV offset voltage, a wide gain-bandwidth product of 120 MHz, a low wideband noise of 2.5 nV/√Hz, this family is optimized for driving high-throughput, high-resolution SAR ADCs, such as the ADS88xx family of SAR ADCs.

The OPAx625 features two operating modes: high-drive and low-power. In the innovative low-power mode, the OPAx625 tracks the input signal allowing the OPAx625 to transition from low-power mode to high-drive mode at 16-bit ENOB within 170 ns.

The OPAx625 family is available in 6-pin SOT and 10-pin VSSOP packages and is specified for operation from –40°C to +125°C.

The OPAx625 family of operational amplifiers are excellent 16-bit and 18-bit, SAR ADC drivers that are high precision with low THD and noise allow for a unique power-scalable solution. This family of devices is fully characterized and specified with a 16-bit settling time of 280 ns that enables a true 16-bit effective number of bits (ENOB). Along with a high dc precision of only 100 µV offset voltage, a wide gain-bandwidth product of 120 MHz, a low wideband noise of 2.5 nV/√Hz, this family is optimized for driving high-throughput, high-resolution SAR ADCs, such as the ADS88xx family of SAR ADCs.

The OPAx625 features two operating modes: high-drive and low-power. In the innovative low-power mode, the OPAx625 tracks the input signal allowing the OPAx625 to transition from low-power mode to high-drive mode at 16-bit ENOB within 170 ns.

The OPAx625 family is available in 6-pin SOT and 10-pin VSSOP packages and is specified for operation from –40°C to +125°C.

Descargar Ver vídeo con transcripción Video

Documentación técnica

star =Principal documentación para este producto seleccionada por TI
No se encontraron resultados. Borre su búsqueda y vuelva a intentarlo.
Ver todo 5
Documentación principal Tipo Título Opciones de formato Fecha
* Data sheet OPAx625 High-Bandwidth, High-Precision, Low THD+N, 16-Bit and 18-Bit Analog-to-Digital Converter (ADC) Drivers datasheet (Rev. A) PDF | HTML 20 abr 2015
Application brief Dual Bipolar Power-Supply Considerations for Amplifiers 01 ago 2017
E-book The Signal e-book: A compendium of blog posts on op amp design topics 28 mar 2017
E-book Analog Engineer’s Pocket Reference Guide Fifth Edition (Rev. D) PDF | HTML 30 sep 2014
Application note Noise Analysis for High Speed Op Amps (Rev. A) 17 ene 2005

Diseño y desarrollo

Para conocer los términos adicionales o los recursos necesarios, haga clic en cualquier título de abajo para ver la página de detalles cuando esté disponible.

Placa de evaluación

ADS9120EVM-PDK — Kit de demostración de rendimiento (PDK) de ADC SAR EVM para ADS9120 de 16 bits, 2,5 MSPS y 15,5 mW

El kit de demostración de rendimiento (PDK) del módulo de evaluación (EVM) ADS9120 es una plataforma para evaluar el rendimiento del convertidor analógico a digital del registro de aproximación sucesiva (ADC SAR) ADS9120. El ADS9120EVM-PDK incluye la placa EVM del ADS9120, la placa controladora PHI (...)

Guía del usuario: PDF
Modelo de simulación

OPA625 PSpice Model (Rev. B)

SBOM937B.ZIP (161 KB) - PSpice Model
Modelo de simulación

OPA625 TINA-TI Reference Design (Rev. A)

SBOM936A.TSC (340 KB) - TINA-TI Reference Design
Modelo de simulación

OPA625 TINA-TI Spice Model (Rev. A)

SBOM935A.ZIP (10 KB) - TINA-TI Spice Model
Herramienta de cálculo

ANALOG-ENGINEER-CALC PC software analog engineer's calculator

The analog engineer’s calculator is designed to speed up many of the repetitive calculations that analog circuit design engineers use on a regular basis. This PC-based tool provides a graphical interface with a list of various common calculations ranging from setting operational-amplifier (...)

Productos y hardware compatibles

Productos y hardware compatibles

Herramienta de cálculo

VOLT-DIVIDER-CALC — Voltage divider calculation tool

<
Herramienta de simulación

PSPICE-FOR-TI — PSpice® para herramienta de diseño y simulación de TI

PSpice® para TI es un entorno de diseño y simulación que ayuda a evaluar la funcionalidad de los circuitos analógicos. Esta completa suite de diseño y simulación utiliza un motor de análisis analógico de Cadence®. Disponible sin ningún costo, PSpice para TI incluye una de las bibliotecas de modelos (...)
Herramienta de simulación

TINA-TI — Programa de simulación analógica basado en SPICE

TINA-TI provides all the conventional DC, transient and frequency domain analysis of SPICE and much more. TINA has extensive post-processing capability that allows you to format results the way you want them. Virtual instruments allow you to select input waveforms and probe circuit nodes voltages (...)
Guía del usuario: PDF
Diseños de referencia

TIDA-01056 — Diseño de referencia DAQ de 1 MSPS de 20 bits que optimiza la eficiencia de la fuente de alimentació

Este diseño de referencia para sistemas de adquisición de datos (DAQ) de alto rendimiento optimiza la etapa de potencia con el fin de reducir el consumo de potencia y minimizar el efecto de la EMI del regulador de conmutación mediante el uso del convertidor buck LMS3635-Q1.  Estos diseños de (...)
Design guide: PDF
Esquema: PDF
Diseños de referencia

TIDA-01054 — Diseño de referencia de potencia multicarril para eliminar los efectos EMI en sistemas DAQ de alto r

El diseño de referencia TIDA-01054 ayuda a eliminar los efectos de degradación del rendimiento de EMI en los sistemas de adquisición de datos (DAQ) de más de 16 bits con la ayuda del convertidor buck LM53635. El convertidor buck permite al diseñador colocar soluciones de potencia cerca de la ruta (...)
Design guide: PDF
Esquema: PDF
Diseños de referencia

TIDA-01055 — Diseño de referencia de optimización de búfer de referencia de tensión ADC para sistemas DAQ de alto

El diseño de referencia TIDA-01055 para sistemas de adquisición de datos de alto rendimiento optimiza el búfer de referencia del convertidor analógico a digital para mejorar el rendimiento de la relación señal-ruido y reducir el consumo de potencia con el amplificador operacional de alta velocidad (...)
Design guide: PDF
Esquema: PDF
Diseños de referencia

TIDA-01057 — Diseño de referencia que maximiza el rango dinámico de señal para entrada diferencial real de 10 Vpp

Este diseño de referencia está orientado a sistemas de adquisición de datos (DAQ) de alto rendimiento para mejorar el rango dinámico de los ADC diferenciales de 20 bits. Muchos sistemas DAQ requieren la capacidad de medición en un amplio rango de escala total (FSR) para obtener un rango dinámico (...)
Design guide: PDF
Esquema: PDF
Diseños de referencia

TIDA-01051 — Diseño de referencia que optimiza la utilización de FPGA y la producción de datos para equipos de pr

El diseño de referencia TIDA-01051 se usa para demostrar la densidad de canales optimizada, la integración, el consumo de potencia, la distribución del reloj y el rendimiento de la cadena de señales de los sistemas de adquisición de datos (DAQ) con un recuento de canales muy elevado, como los que (...)
Design guide: PDF
Esquema: PDF
Diseños de referencia

TIDA-01053 — Diseño de referencia de controlador ADC que optimiza la THD, el ruido y SNR para la instrumentación

El TIDA-01053 es un diseño de referencia de controlador ADC para optimizar la THD, el ruido y la SNR completa del sistema para la instrumentación de alto rango dinámico. La alta naturaleza capacitiva de la entrada ADC presenta algunos desafíos únicos para el diseño del controlador y el proceso de (...)
Design guide: PDF
Esquema: PDF
Diseños de referencia

TIDA-01050 — Diseño de referencia del sistema DAQ de interfaz analógica optimizado para convertidores de datos SA

El diseño de referencia TIDA-01050 tiene como objetivo mejorar la integración, el consumo de potencia, el rendimiento y los problemas de sincronización que suelen asociarse a los equipos de prueba automáticos. Este diseño es aplicable a cualquier sistema ATE, pero es más adecuado para sistemas que (...)
Design guide: PDF
Esquema: PDF
Diseños de referencia

TIDA-01052 — Diseño de referencia de controlador ADC que mejora la THD a escala completa mediante alimentación ne

El diseño de referencia TIDA-01052 tiene como objetivo destacar las mejoras en el rendimiento de sistema que se obtienen al utilizar un carril de tensión negativa en los amplificadores de la parte frontal analógica en lugar de conectar a tierra. Este concepto es relativo a todos las partes (...)
Design guide: PDF
Esquema: PDF
Diseños de referencia

TIDA-00732 — Diseño de referencia de adquisición de datos aislados de 18 bits y 2 MSPs para lograr la máxima rela

Este “diseño de referencia de adquisición de datos aislados de 18 bits y 2 Msps para lograr la relación señal-ruido y velocidad de muestreo máximas” ilustra cómo superar los desafíos que limitan el rendimiento típicos del diseño de sistemas de adquisición de datos aislados:
  • Maximizar la velocidad de (...)
Design guide: PDF
Esquema: PDF
Diseños de referencia

TIPD169 — Diseño de referencia de adquisición de datos multiplexados de 16 bits y 1 MSPS

This design is for a 16-bit 1MSPS single-ended, multiplexed data acquisition system (DAQ) for dc inputs. The system is composed of a 16-bit successive-approximation-register (SAR) analog-to-digital converter (ADC), SAR ADC driver, reference driver, and multiplexer. The design shows the process to (...)
Design guide: PDF
Esquema: PDF
Encapsulado Pines Símbolos CAD, huellas y modelos 3D
SOT-23 (DBV) 6 Ultra Librarian

Pedidos y calidad

Información incluida:
  • RoHS
  • REACH
  • Marcado del dispositivo
  • Acabado de plomo/material de la bola
  • Clasificación de nivel de sensibilidad a la humedad (MSL)/reflujo máximo
  • Estimaciones de tiempo medio entre fallas (MTBF)/fallas en el tiempo (FIT)
  • Contenido del material
  • Resumen de calificaciones
  • Monitoreo continuo de confiabilidad
Información incluida:
  • Lugar de fabricación
  • Lugar de ensamblaje

Soporte y capacitación

Foros de TI E2E™ con asistencia técnica de los ingenieros de TI

El contenido lo proporcionan “tal como está” TI y los colaboradores de la comunidad y no constituye especificaciones de TI. Consulte los términos de uso.

Si tiene alguna pregunta sobre calidad, encapsulados o pedido de productos de TI, consulte el servicio de asistencia de TI. ​​​​​​​​​​​​​​

Videos