ADS8910B

ACTIVO

ADC SAR de 18 bits, 1 MSPS, 1 canal con búfer VREF interno, LDO interno e interfaz SPI mejorada

Detalles del producto

Resolution (Bits) 18 Sample rate (max) (ksps) 1000 Number of input channels 1 Interface type Enhanced SPI, SPI Architecture SAR Input type Differential Rating Catalog Reference mode External Input voltage range (max) (V) 5 Input voltage range (min) (V) 0 Features Daisy-Chainable, Oscillator Operating temperature range (°C) -40 to 125 Power consumption (typ) (mW) 21 Analog supply voltage (min) (V) 3 Analog supply voltage (max) (V) 5.5 SNR (dB) 102.5 Digital supply (min) (V) 1.65 Digital supply (max) (V) 5.5
Resolution (Bits) 18 Sample rate (max) (ksps) 1000 Number of input channels 1 Interface type Enhanced SPI, SPI Architecture SAR Input type Differential Rating Catalog Reference mode External Input voltage range (max) (V) 5 Input voltage range (min) (V) 0 Features Daisy-Chainable, Oscillator Operating temperature range (°C) -40 to 125 Power consumption (typ) (mW) 21 Analog supply voltage (min) (V) 3 Analog supply voltage (max) (V) 5.5 SNR (dB) 102.5 Digital supply (min) (V) 1.65 Digital supply (max) (V) 5.5
VQFN (RGE) 24 16 mm² 4 x 4
  • Resolution: 18-Bits
  • High Sample Rate With No Latency Output:
    • ADS8910B: 1-MSPS
    • ADS8912B: 500-kSPS
    • ADS8914B: 250-kSPS
  • Integrated LDO Enables Single-Supply Operation
  • Low-Power Reference Buffer With No Droop
  • Excellent AC and DC Performance:
    • SNR: 102.5-dB, THD: –125-dB
    • INL: ±0.5-LSB
    • DNL: ±0.2-LSB, 18-Bit No-Missing-Codes
  • Wide Input Range:
    • Unipolar Differential Input Range: ±VREF
    • VREF Input Range: 2.5-V to 5-V
  • Single-Supply, Low-Power Operation
    (Includes Internal Reference Buffer and LDO)
    • ADS8910B : 21-mW at 1-MSPS
    • ADS8912B : 16-mW at 500-kSPS
    • ADS8914B : 14-mW at 250-kSPS
  • Enhanced-SPI Digital Interface
    • Interface SCLK: 20-MHz at 1-MSPS
    • Configurable Data Parity Output
  • Extended Temperature Range: –40°C to +125°C
  • Small Footprint: 4-mm × 4-mm VQFN
  • Resolution: 18-Bits
  • High Sample Rate With No Latency Output:
    • ADS8910B: 1-MSPS
    • ADS8912B: 500-kSPS
    • ADS8914B: 250-kSPS
  • Integrated LDO Enables Single-Supply Operation
  • Low-Power Reference Buffer With No Droop
  • Excellent AC and DC Performance:
    • SNR: 102.5-dB, THD: –125-dB
    • INL: ±0.5-LSB
    • DNL: ±0.2-LSB, 18-Bit No-Missing-Codes
  • Wide Input Range:
    • Unipolar Differential Input Range: ±VREF
    • VREF Input Range: 2.5-V to 5-V
  • Single-Supply, Low-Power Operation
    (Includes Internal Reference Buffer and LDO)
    • ADS8910B : 21-mW at 1-MSPS
    • ADS8912B : 16-mW at 500-kSPS
    • ADS8914B : 14-mW at 250-kSPS
  • Enhanced-SPI Digital Interface
    • Interface SCLK: 20-MHz at 1-MSPS
    • Configurable Data Parity Output
  • Extended Temperature Range: –40°C to +125°C
  • Small Footprint: 4-mm × 4-mm VQFN

The ADS8910B, ADS8912B, and ADS8914B (ADS891xB) belong to a family of pin-to-pin compatible, high-speed, single-channel, high-precision, 18-bit successive approximation register (SAR) analog-to-digital convertors (ADCs) with an integrated reference buffer and integrated low-dropout regulator (LDO). The device family includes the ADS890xB (20-bit) and ADS892xB (16-bit) resolution variants.

The ADS891xB boost analog performance while maintaining high-resolution data transfer by using TI’s enhanced-SPI feature. Enhanced-SPI enables the ADS89xxB to achieve high throughput at lower clock speeds, thereby simplifying the board layout and lowering system cost. Enhanced-SPI also simplifies clocking-in of data, thereby making this device an excellent choice for applications involving FPGAs, DSPs. The ADS89xxB is compatible with a standard SPI Interface.

The ADS891xB has an internal data parity feature that can be appended to the ADC data output. ADC data validation by the host, using parity bits, improves system reliability.

The ADS8910B, ADS8912B, and ADS8914B (ADS891xB) belong to a family of pin-to-pin compatible, high-speed, single-channel, high-precision, 18-bit successive approximation register (SAR) analog-to-digital convertors (ADCs) with an integrated reference buffer and integrated low-dropout regulator (LDO). The device family includes the ADS890xB (20-bit) and ADS892xB (16-bit) resolution variants.

The ADS891xB boost analog performance while maintaining high-resolution data transfer by using TI’s enhanced-SPI feature. Enhanced-SPI enables the ADS89xxB to achieve high throughput at lower clock speeds, thereby simplifying the board layout and lowering system cost. Enhanced-SPI also simplifies clocking-in of data, thereby making this device an excellent choice for applications involving FPGAs, DSPs. The ADS89xxB is compatible with a standard SPI Interface.

The ADS891xB has an internal data parity feature that can be appended to the ADC data output. ADC data validation by the host, using parity bits, improves system reliability.

Descargar Ver vídeo con transcripción Video

Productos similares que pueden interesarle

open-in-new Comparar alternativas
Reemplazo con funcionalidad mejorada del dispositivo comparado
ADS8900B ACTIVO ADC SAR de 20 bits, 1 MSPS, 1 canal con búfer VREF interno, LDO interno e interfaz SPI mejorada Higher resolution (20-bit)
ADS8920B ACTIVO ADC SAR de 16 bits, 1 MSPS, 1 canal con búfer VREF interno, LDO interno e interfaz SPI mejorada Lower resolution (16-bit)
Funcionalidad similar a la del dispositivo comparado
ADS8881 ACTIVO ADC SAR de 18 bits, 1 MSPS, 1 canal con entrada diferencial real, interfaz SPI y cadena en margarita Small size, microPower, daisy-chain option, excellent for lower-speed applications

Documentación técnica

star =Principal documentación para este producto seleccionada por TI
No se encontraron resultados. Borre su búsqueda y vuelva a intentarlo.
Ver todo 9
Documentación principal Tipo Título Opciones de formato Fecha
* Data sheet ADS891xB 18-Bit, High-Speed SAR ADCs With Integrated Reference Buffer and Enhanced Performance Features datasheet (Rev. B) PDF | HTML 26 ene 2018
Circuit design High-current battery monitor circuit: 0–10A, 0-10kHz, 18 bit (Rev. A) PDF | HTML 12 sep 2024
Circuit design High-voltage battery monitor circuit: ±20V, 0–10kHz, 18-bit fully differential (Rev. B) PDF | HTML 11 sep 2024
Application note Attenuator Amplifier Design to Maximize the Input Voltage of Differential ADCs 14 jun 2018
Application brief Improving Input Settling for Precision Data Converters 12 dic 2017
Application brief Optimizing Data Transfer on High-Resolution, High-Throughput Data Converters 12 dic 2017
Application brief Simplify Isolation Designs Using an Enhanced-SPI ADC Interface 11 dic 2017
White paper Enabling Faster, Smarter, and More Robust Solutions for SAR ADSx With multiSPI 08 nov 2016
More literature ADS8910EVM-PDK Quick Start Guide 16 mar 2016

Diseño y desarrollo

Para conocer los términos adicionales o los recursos necesarios, haga clic en cualquier título de abajo para ver la página de detalles cuando esté disponible.

Placa de evaluación

ADS8900BEVM-PDK — Kit de demostración del rendimiento (PDK) de SAR ADC EVM para ADS8900B de entrada completamente dife

El kit de demostración de rendimiento (PDK) del módulo de evaluación (EVM) ADS8900B es una plataforma para evaluar el rendimiento del convertidor analógico a digital (ADC) de registro de aproximación sucesiva (SAR) ADS8900B, que es un dispositivo de 1 MSPS y 20 bits con entrada totalmente (...)

Guía del usuario: PDF | HTML
Soporte de software

SBAC183 Source Files for SBAA267

Productos y hardware compatibles

Productos y hardware compatibles

Modelo de simulación

ADS8910B IBIS Model

SBAM275.ZIP (22 KB) - IBIS Model
Modelo de simulación

ADS8910B TINA-TI Reference Design

SBAM277.TSC (7079 KB) - TINA-TI Reference Design
Modelo de simulación

ADS8910B TINA-TI Spice Model

SBAM276.TSM (24 KB) - TINA-TI Spice Model
Modelo de simulación

±50mA to ±10A, 0V to 75V Common-Mode TINA-TI Spice Model

SBAM340.ZIP (136 KB) - TINA-TI Spice Model
Herramienta de cálculo

ANALOG-ENGINEER-CALC PC software analog engineer's calculator

The analog engineer’s calculator is designed to speed up many of the repetitive calculations that analog circuit design engineers use on a regular basis. This PC-based tool provides a graphical interface with a list of various common calculations ranging from setting operational-amplifier (...)

Productos y hardware compatibles

Productos y hardware compatibles

Herramienta de diseño

ADC-DAC-TO-VREF-SELECT-DESIGN-TOOL The ADC-TO-VREF-SELECT tool enables the pairing of TI ADCs, DACs, and series voltage references.

The ADC-TO-VREF-SELECT tool enables the pairing of TI analog-to-digital converters (ADCs) and series voltage references. Users can select an ADC device and the desired reference voltage, and the tool will list up to two voltage reference recommendations.
Productos y hardware compatibles

Productos y hardware compatibles

Herramienta de simulación

PSPICE-FOR-TI — PSpice® para herramienta de diseño y simulación de TI

PSpice® para TI es un entorno de diseño y simulación que ayuda a evaluar la funcionalidad de los circuitos analógicos. Esta completa suite de diseño y simulación utiliza un motor de análisis analógico de Cadence®. Disponible sin ningún costo, PSpice para TI incluye una de las bibliotecas de modelos (...)
Herramienta de simulación

TINA-TI — Programa de simulación analógica basado en SPICE

TINA-TI provides all the conventional DC, transient and frequency domain analysis of SPICE and much more. TINA has extensive post-processing capability that allows you to format results the way you want them. Virtual instruments allow you to select input waveforms and probe circuit nodes voltages (...)
Guía del usuario: PDF
Diseños de referencia

TIDA-060017 — Diseño de referencia de transmisión de señales SPI a través de la interfaz LVDS

Este diseño de referencia muestra cómo resolver y optimizar los problemas de integridad de la señal que suelen plantearse al enviar señales de interfaz periférica serial (SPI) a larga distancia en la misma placa de circuito impreso o fuera de ella a otra placa en un entorno ruidoso mediante la (...)
Design guide: PDF
Esquema: PDF
Diseños de referencia

TIDA-01051 — Diseño de referencia que optimiza la utilización de FPGA y la producción de datos para equipos de pr

El diseño de referencia TIDA-01051 se usa para demostrar la densidad de canales optimizada, la integración, el consumo de potencia, la distribución del reloj y el rendimiento de la cadena de señales de los sistemas de adquisición de datos (DAQ) con un recuento de canales muy elevado, como los que (...)
Design guide: PDF
Esquema: PDF
Diseños de referencia

TIDA-01050 — Diseño de referencia del sistema DAQ de interfaz analógica optimizado para convertidores de datos SA

El diseño de referencia TIDA-01050 tiene como objetivo mejorar la integración, el consumo de potencia, el rendimiento y los problemas de sincronización que suelen asociarse a los equipos de prueba automáticos. Este diseño es aplicable a cualquier sistema ATE, pero es más adecuado para sistemas que (...)
Design guide: PDF
Esquema: PDF
Diseños de referencia

TIDA-01052 — Diseño de referencia de controlador ADC que mejora la THD a escala completa mediante alimentación ne

El diseño de referencia TIDA-01052 tiene como objetivo destacar las mejoras en el rendimiento de sistema que se obtienen al utilizar un carril de tensión negativa en los amplificadores de la parte frontal analógica en lugar de conectar a tierra. Este concepto es relativo a todos las partes (...)
Design guide: PDF
Esquema: PDF
Diseños de referencia

TIPD211 — Diseño de referencia de diseño de factor de forma pequeño de 20 bits, 1 MSPS y 4 canales para aplica

Los equipos finales, como los comprobadores SoC de señal mixta, memoria, baterías, probadores de pantallas de cristal líquido (LCD), equipos de sobremesa, tarjetas digitales de alta densidad, tarjetas de alimentación de alta densidad, equipos de rayos X, resonancia magnética, etc., requieren (...)
Design guide: PDF
Esquema: PDF
Encapsulado Pines Símbolos CAD, huellas y modelos 3D
VQFN (RGE) 24 Ultra Librarian

Pedidos y calidad

Información incluida:
  • RoHS
  • REACH
  • Marcado del dispositivo
  • Acabado de plomo/material de la bola
  • Clasificación de nivel de sensibilidad a la humedad (MSL)/reflujo máximo
  • Estimaciones de tiempo medio entre fallas (MTBF)/fallas en el tiempo (FIT)
  • Contenido del material
  • Resumen de calificaciones
  • Monitoreo continuo de confiabilidad
Información incluida:
  • Lugar de fabricación
  • Lugar de ensamblaje

Los productos recomendados pueden tener parámetros, módulos de evaluación o diseños de referencia relacionados con este producto de TI.

Soporte y capacitación

Foros de TI E2E™ con asistencia técnica de los ingenieros de TI

El contenido lo proporcionan “tal como está” TI y los colaboradores de la comunidad y no constituye especificaciones de TI. Consulte los términos de uso.

Si tiene alguna pregunta sobre calidad, encapsulados o pedido de productos de TI, consulte el servicio de asistencia de TI. ​​​​​​​​​​​​​​

Videos