JAJSV07B
June 2024 – November 2025
TDA4APE-Q1
,
TDA4VPE-Q1
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
3.1
機能ブロック図
4
デバイスの比較
5
端子構成および機能
5.1
ピン配置図
5.2
ピン属性
10
11
5.3
信号の説明
13
5.3.1
ADC
5.3.1.1
MCU ドメイン
16
17
18
5.3.2
CPSW2G
5.3.2.1
メイン ドメイン
21
5.3.2.2
MCU ドメイン
23
5.3.3
CPTS
5.3.3.1
メイン ドメイン
26
5.3.3.2
MCU ドメイン
28
5.3.4
CSI
5.3.4.1
メイン ドメイン
31
32
33
5.3.5
DDRSS
5.3.5.1
メイン ドメイン
36
37
5.3.6
ディスプレイ ポート
5.3.6.1
メイン ドメイン
40
5.3.7
DMTIMER
5.3.7.1
メイン ドメイン
43
5.3.7.2
MCU ドメイン
45
5.3.8
DSI
5.3.8.1
メイン ドメイン
48
49
5.3.9
DSS
5.3.9.1
メイン ドメイン
52
5.3.10
ECAP
5.3.10.1
メイン ドメイン
55
56
57
5.3.11
EPWM
5.3.11.1
メイン ドメイン
60
61
62
63
64
65
66
5.3.12
EQEP
5.3.12.1
メイン ドメイン
69
70
71
5.3.13
GPIO
5.3.13.1
メイン ドメイン
74
5.3.13.2
WKUP ドメイン
76
5.3.14
GPMC
5.3.14.1
メイン ドメイン
79
5.3.15
HYPERBUS
5.3.15.1
MCU ドメイン
82
5.3.16
I2C
5.3.16.1
メイン ドメイン
85
86
87
88
89
90
91
5.3.16.2
MCU ドメイン
93
94
5.3.16.3
WKUP ドメイン
96
5.3.17
I3C
5.3.17.1
MCU ドメイン
99
5.3.18
MCAN
5.3.18.1
メイン ドメイン
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
5.3.18.2
MCU ドメイン
121
122
5.3.19
MCASP
5.3.19.1
メイン ドメイン
125
126
127
128
129
5.3.20
MCSPI
5.3.20.1
メイン ドメイン
132
133
134
135
136
137
138
5.3.20.2
MCU ドメイン
140
141
5.3.21
MDIO
5.3.21.1
メイン ドメイン
144
145
5.3.21.2
MCU ドメイン
147
5.3.22
MMC
5.3.22.1
メイン ドメイン
150
151
5.3.23
OSPI
5.3.23.1
MCU ドメイン
154
155
5.3.24
PCIE
5.3.24.1
メイン ドメイン
158
5.3.25
SERDES
5.3.25.1
メイン ドメイン
161
162
163
5.3.26
SGMII
5.3.26.1
メイン ドメイン
166
5.3.27
UART
5.3.27.1
メイン ドメイン
169
170
171
172
173
174
175
176
177
178
5.3.27.2
MCU ドメイン
180
5.3.27.3
WKUP ドメイン
182
5.3.28
UFS
5.3.28.1
メイン ドメイン
185
5.3.29
USB
5.3.29.1
メイン ドメイン
188
5.3.30
エミュレーションおよびデバッグ
5.3.30.1
メイン ドメイン
191
192
5.3.31
システム、その他
5.3.31.1
ブート モードの構成
195
5.3.31.2
クロック
197
198
5.3.31.3
EFUSE
200
5.3.31.4
システム
202
203
5.3.31.5
VMON
205
5.3.32
電源
207
5.4
ピン接続要件
6
仕様
6.1
絶対最大定格
6.2
ESD 定格
6.3
パワー オン時間 (POH) の制限
6.4
推奨動作条件
6.5
動作性能ポイント
6.6
電気的特性
6.6.1
I2C オープン ドレイン フェイルセーフ (I2C OD FS) の電気的特性
6.6.2
フェイルセーフ リセット (FS Reset) の電気的特性
6.6.3
HFOSC/LFOSC の電気的特性
6.6.4
eMMCPHY の電気的特性
6.6.5
SDIO の電気的特性
6.6.6
CSI2/DSI D-PHY の電気的特性
6.6.7
ADC12B の電気的特性
6.6.8
LVCMOS の電気的特性
6.6.9
USB2PHY の電気的特性
6.6.10
SerDes 2-L-PHY/4-L-PHY の電気的特性
6.6.11
UFS M-PHY の電気的特性
6.6.12
eDP/DP AUX-PHY の電気的特性
6.6.13
DDR0 の電気的特性
6.7
ワンタイム プログラマブル (OTP) eFuse の VPP 仕様
6.7.1
OTP eFuse プログラミングの推奨動作条件
6.7.2
ハードウェア要件
6.7.3
プログラミング シーケンス
6.7.4
ハードウェア保証への影響
6.8
熱抵抗特性
6.8.1
AND パッケージの熱抵抗特性
6.9
温度センサの特性
6.10
タイミングおよびスイッチング特性
6.10.1
タイミング パラメータおよび情報
6.10.2
電源シーケンス
6.10.2.1
電源スルーレートの要件
6.10.2.2
MCU およびメイン ドメインの結合パワーアップ シーケンシング
6.10.2.3
MCU とメイン ドメインの結合パワーダウン シーケンス - オプション 1
6.10.2.4
MCU およびメイン ドメインの分離パワーアップ シーケンシング
6.10.2.5
MCU およびメイン ドメインの分離パワーダウン シーケンス - オプション 1
6.10.2.6
独立した MCU およびメイン ドメイン、MCUのみ状態への移行および復帰シーケンス
6.10.2.7
独立した MCU およびメイン ドメイン、DDR 保持状態への移行および復帰
6.10.2.8
独立した MCU とメイン ドメイン、GPIO 保持への移行および復帰シーケンス
6.10.3
システムのタイミング
6.10.3.1
リセット タイミング
6.10.3.2
安全信号タイミング
6.10.3.3
クロックのタイミング
6.10.4
クロック仕様
6.10.4.1
入力および出力クロック / 発振器
6.10.4.1.1
WKUP_OSC0 内部発振器クロック ソース
6.10.4.1.1.1
負荷容量
6.10.4.1.1.2
シャント容量
6.10.4.1.2
WKUP_OSC0 LVCMOS デジタル クロック ソース
6.10.4.1.3
補助 OSC1 内部発振器クロック ソース
6.10.4.1.3.1
負荷容量
6.10.4.1.3.2
シャント容量
6.10.4.1.4
補助 OSC1 LVCMOS デジタル クロック ソース
6.10.4.1.5
補助 OSC1 未使用
6.10.4.2
出力クロック
6.10.4.3
PLL
6.10.4.4
モジュールおよびペリフェラル クロックの周波数
6.10.5
ペリフェラル
6.10.5.1
ATL
6.10.5.1.1
ATL_PCLK のタイミング要件
6.10.5.1.2
ATL_AWS[x] のタイミング要件
6.10.5.1.3
ATL_BWS[x] のタイミング要件
6.10.5.1.4
ATCLK[x] のスイッチング特性
6.10.5.2
CPSW2G
6.10.5.2.1
CPSW2G MDIO インターフェイスのタイミング
6.10.5.2.2
CPSW2G RMII のタイミング
6.10.5.2.2.1
CPSW2G RMII[x]_REF_CLK のタイミング要件 – RMII モード
6.10.5.2.2.2
CPSW2G RMII[x]_RXD[1:0]、RMII[x]_CRS_DV、RMII[x]_RX_ER のタイミング要件 – RMII モード
6.10.5.2.2.3
CPSW2G RMII[x]_TXD[1:0]、RMII[x]_TX_EN のスイッチング特性 – RMII モード
6.10.5.2.3
CPSW2G RGMII のタイミング
6.10.5.2.3.1
RGMII[x]_RXC のタイミング要件 – RGMII モード
6.10.5.2.3.2
RGMII[x]_RD[3:0]、 RGMII[x]_RCTL の CPSW2G タイミング要件 – RGMII モード
6.10.5.2.3.3
CPSW2G RGMII[x]_TXC のスイッチング特性 – RGMII モード
6.10.5.2.3.4
RGMII[x]_TD[3:0]、 RGMII[x]_TX_CTL のスイッチング特性 – RGMII モード
6.10.5.3
CSI-2
6.10.5.4
DDRSS
6.10.5.5
DSS
6.10.5.6
eCAP
6.10.5.6.1
eCAP のタイミング要件
6.10.5.6.2
eCAP のスイッチング特性
6.10.5.7
EPWM
6.10.5.7.1
eHRPWM のタイミング要件
6.10.5.7.2
eHRPWM のスイッチング特性
6.10.5.8
eQEP
6.10.5.8.1
eQEP のタイミング要件
6.10.5.8.2
eQEP のスイッチング特性
6.10.5.9
GPIO
6.10.5.9.1
GPIO のタイミング要件
6.10.5.9.2
GPIO スイッチング特性
6.10.5.10
GPMC
6.10.5.10.1
GPMC および NOR フラッシュ — 同期モード
6.10.5.10.1.1
GPMC および NOR フラッシュのタイミング要件 — 同期モード
6.10.5.10.1.2
GPMC および NOR フラッシュのスイッチング特性 - 同期モード
6.10.5.10.2
GPMC および NOR フラッシュ — 非同期モード
6.10.5.10.2.1
GPMC および NOR フラッシュのタイミング要件 – 非同期モード
6.10.5.10.2.2
GPMC および NOR フラッシュのスイッチング特性 – 非同期モード
6.10.5.10.3
GPMC および NAND フラッシュ — 非同期モード
6.10.5.10.3.1
GPMC および NAND フラッシュのタイミング要件 – 非同期モード
6.10.5.10.3.2
GPMC および NAND フラッシュのスイッチング特性 – 非同期モード
6.10.5.10.4
GPMC0 IOSET
6.10.5.11
HyperBus
6.10.5.11.1
HyperBus のタイミング要件
6.10.5.11.2
HyperBus 166 MHz のスイッチング特性
6.10.5.11.3
HyperBus 100 MHz のスイッチング特性
6.10.5.12
I2C
6.10.5.13
I3C
6.10.5.14
MCAN
6.10.5.15
MCASP
6.10.5.16
MCSPI
6.10.5.16.1
MCSPI — コントローラ モード
6.10.5.16.2
MCSPI — ペリフェラル モード
6.10.5.17
MMCSD
6.10.5.17.1
MMC0 - eMMC インターフェイス
6.10.5.17.1.1
レガシー SDR モード
6.10.5.17.1.2
高速 SDR モード
6.10.5.17.1.3
高速 DDR モード
6.10.5.17.1.4
HS200 モード
6.10.5.17.1.5
HS400 モード
6.10.5.17.2
MMC1 - SD/SDIO インターフェイス
6.10.5.17.2.1
デフォルト速度モード
6.10.5.17.2.2
高速モード
6.10.5.17.2.3
UHS–I SDR12 モード
6.10.5.17.2.4
UHS–I SDR25 モード
6.10.5.17.2.5
UHS–I SDR50 モード
6.10.5.17.2.6
UHS–I DDR50 モード
6.10.5.17.2.7
UHS–I SDR104 モード
6.10.5.18
CPTS
6.10.5.18.1
CPTS のタイミング要件
6.10.5.18.2
CPTS スイッチング特性
6.10.5.19
OSPI
6.10.5.19.1
OSPI0/1 PHY モード
6.10.5.19.1.1
PHY データ トレーニング付き OSPI0/1
6.10.5.19.1.2
データ トレーニングなし OSPI
6.10.5.19.1.2.1
OSPI のタイミング要件 – SDR モード
6.10.5.19.1.2.2
OSPI のスイッチング特性 – SDR モード
6.10.5.19.1.2.3
OSPI のタイミング要件 – DDR モード
6.10.5.19.1.2.4
OSPI のスイッチング特性 - PHY DDR モード
6.10.5.19.2
OSPI0/1 タップ モード
6.10.5.19.2.1
OSPI0 タップ SDR のタイミング
6.10.5.19.2.2
OSPI0 タップ DDR のタイミング
6.10.5.20
OLDI
6.10.5.20.1
OLDI スイッチング特性
6.10.5.21
PCIE
6.10.5.22
タイマ
6.10.5.22.1
タイマのタイミング要件
6.10.5.22.2
タイマのスイッチング特性
6.10.5.23
UART
6.10.5.23.1
UART のタイミング要件
6.10.5.23.2
UART スイッチング特性
6.10.5.24
USB
6.10.6
エミュレーションおよびデバッグ
6.10.6.1
トレース
6.10.6.2
JTAG
6.10.6.2.1
JTAG の電気的データおよびタイミング
6.10.6.2.1.1
JTAG のタイミング要件
6.10.6.2.1.2
JTAG のスイッチング特性
7
アプリケーション、実装、およびレイアウト
7.1
デバイスの接続およびレイアウトの基礎
7.1.1
電源のデカップリングおよび バルク コンデンサ
7.1.1.1
電源供給回路の実装ガイド
7.1.2
外部発振器
7.1.3
JTAG および EMU
7.1.4
リセット
7.1.5
未使用のピン
7.1.6
JacintoTM 7 デバイスのハードウェア設計ガイド
7.2
ペリフェラルおよびインターフェイス固有の設計情報
7.2.1
LPDDR4 基板の設計およびレイアウトのガイドライン
7.2.2
OSPI および QSPI 基板の設計およびレイアウト ガイドライン
7.2.2.1
ループバックなしおよび内部パッド ループバック
7.2.2.2
外部ボードのループバック
7.2.2.3
DQS (オクタル フラッシュ デバイスでのみ使用可能)
7.2.3
USB VBUS 設計ガイドライン
7.2.4
VMON/POK を使用したシステム電源監視の設計ガイドライン
7.2.5
高速差動信号のルーティング ガイド
7.2.6
熱ソリューション ガイダンス
8
デバイスおよびドキュメントのサポート
8.1
デバイスの命名規則
8.1.1
標準パッケージの記号化
8.1.2
デバイスの命名規則
8.2
ツールとソフトウェア
8.3
サポート リソース
8.4
商標
8.5
静電気放電に関する注意事項
8.6
用語集
9
改訂履歴
10
メカニカル、パッケージ、および注文情報
10.1
パッケージ情報
表 5-30 EQEP0 信号の説明
信号名 [
1
]
ピンの種類 [
2
]
説明 [
3
]
AND ピン [
4
]
EQEP0_A
I
EQEP 直交入力 A
U31
EQEP0_B
I
EQEP 直交入力 B
M33
EQEP0_I
IO
EQEP インデックス
N32
EQEP0_S
IO
EQEP ストローブ
U32