JAJSV07B June 2024 – November 2025 TDA4APE-Q1 , TDA4VPE-Q1
PRODUCTION DATA
| 番号 | パラメータ | モード | 最小値 | 最大値 | 単位 |
|---|---|---|---|---|---|
| O1 | LVDS の Low から High への遷移時間の最大値 | IOSET1 | 0.18 | 0.5 | ns |
| O2 | LVDS の High から Low への遷移時間の最大値 | IOSET1 | 0.18 | 0.5 | ns |
| O3 | トランスミッタ出力ビット幅の最小値 | IOSET1 | 1 | 1 | UI |
| O4 | トランスミッタのパルス位置 - 正規化 | IOSET1 | 0.25 | 0.75 | ns |
| O5 | ビット 7:0 のパルス位置でのトランスミッタ・パルス位置の変動 | IOSET1 | -0.06 | 0.06 | ns |
| O6 | TxOut チャネル間スキュー | IOSET1 | 110 | ns | |
| O7 | トランスミッタのジッタ、サイクル間 | IOSET1 | 0.028 | 0.035 | ns |
| O8 | 入力総ジッタ許容値 (データからクロックへのスキュー、パルス位置の変動を含む) | IOSET1 | 0.25 | ns |
図 6-114 OLDI トランスミッタのパルス位置
図 6-115 OLDI データ出力ジッタ
図 6-116 LVDS 出力遷移時間デバイスのテクニカル リファレンス マニュアルで「ペリフェラル」の章にある「ディスプレイ サブシステム (DSS) およびペリフェラル」セクションを参照してください。