JAJSV07B June 2024 – November 2025 TDA4APE-Q1 , TDA4VPE-Q1
PRODUCTION DATA
このセクションの表と図では、クロック信号のタイミング条件、タイミング要件、スイッチング特性を定義します。
| パラメータ | 最小値 | 最大値 | 単位 | |
|---|---|---|---|---|
| 入力条件 | ||||
| SRI | 入力スルーレート | 0.5 | 2 | V/ns |
| 出力条件 | ||||
| CL | 出力負荷容量 | 3 | 30 | pF |
| 番号 | 最小値 | 最大値 | 単位 | ||
|---|---|---|---|---|---|
| CLK1 | tc(EXT_REFCLK1) | 最小サイクル時間、EXT_REFCLK1 | 10 | ns | |
| CLK2 | tw(EXT_REFCLK1H) | 最小パルス幅、EXT_REFCLK1 High | E*0.45(1) | E*0.55(1) | ns |
| CLK3 | tw(EXT_REFCLK1L) | 最小パルス幅、EXT_REFCLK1 Low | E*0.45(1) | E*0.55(1) | ns |
図 6-23 クロックのタイミング要件| 番号 | パラメータ | 最小値 | 最大値 | 単位 | |
|---|---|---|---|---|---|
| CLK4 | tc(SYSCLKOUT0) | 最小サイクル時間、SYSCLKOUT0 | 8 | ns | |
| CLK5 | tw(SYSCLKOUT0H) | 最小パルス幅、SYSCLKOUT0 High | A*0.4(1) | A*0.6(1) | ns |
| CLK6 | tw(SYSCLKOUT0L) | 最小パルス幅、SYSCLKOUT0 Low | A*0.4(1) | A*0.6(1) | ns |
| CLK7 | tc(OBSCLK0) | 最小サイクル時間、OBSCLK0 | 5 | ns | |
| CLK8 | tw(OBSCLK0H) | 最小パルス幅、OBSCLK0 High | B*0.4(2) | B*0.6(2) | ns |
| CLK9 | tw(OBSCLK0L) | 最小パルス幅、OBSCLK0 Low | B*0.4(2) | B*0.6(2) | ns |
| CLK10 | tc(CLKOUT0) | 最小サイクル時間、CLKOUT0 | 20 | ns | |
| CLK11 | tw(CLKOUT0H) | 最小パルス幅、CLKOUT0 High | C*0.4(3) | C*0.6(3) | ns |
| CLK12 | tw(CLKOUT0L) | 最小パルス幅、CLKOUT0 Low | C*0.4(3) | C*0.6(3) | ns |
図 6-24 クロックのスイッチング特性