JAJSV07B June 2024 – November 2025 TDA4APE-Q1 , TDA4VPE-Q1
PRODUCTION DATA
| モード | OSPI_PHY_CONFIGURATION_REG ビット フィールド | 遅延値 |
|---|---|---|
| すべてのモード | PHY_CONFIG_TX_DLL_DELAY_FLD | 0x0 |
| PHY_CONFIG_RX_DLL_DELAY_FLD | 0x0 |
| 番号 | パラメータ | 説明 | モード | 最小値 | 最大値 | 単位 |
|---|---|---|---|---|---|---|
| O21 | tsu(D-LBCLK) | セットアップ時間、D[i:0] 有効からアクティブ LBCLK 入力 (DQS) エッジまで(1) | 1.8V、外部ボード ループバック | 0.6 | ns | |
| 3.3V、外部ボード ループバック | 0.9 | ns | ||||
| O22 | th(LBCLK-D) | ホールド時間、アクティブ LBCLK 入力 (DQS) エッジから D[i:0] 有効まで(1) | 1.8V、外部ボード ループバック | 1.7 | ns | |
| 3.3V、外部ボード ループバック | 2 | ns |
図 6-106 OSPI のタイミング要件 – SDR、外部ループバック クロック