ADC12D1600

アクティブ

12 ビット、デュアル 1.6GSPS またはシングル 3.2GSPS の A/D コンバータ (ADC)

製品詳細

Sample rate (max) (Msps) 1600, 3200 Resolution (Bits) 12 Number of input channels 1, 2 Interface type Parallel LVDS Analog input BW (MHz) 2800 Features Ultra High Speed Rating Catalog Peak-to-peak input voltage range (V) 0.8 Power consumption (typ) (mW) 3880 Architecture Folding Interpolating SNR (dB) 58.5 ENOB (Bits) 9.4 SFDR (dB) 71 Operating temperature range (°C) -40 to 85 Input buffer Yes
Sample rate (max) (Msps) 1600, 3200 Resolution (Bits) 12 Number of input channels 1, 2 Interface type Parallel LVDS Analog input BW (MHz) 2800 Features Ultra High Speed Rating Catalog Peak-to-peak input voltage range (V) 0.8 Power consumption (typ) (mW) 3880 Architecture Folding Interpolating SNR (dB) 58.5 ENOB (Bits) 9.4 SFDR (dB) 71 Operating temperature range (°C) -40 to 85 Input buffer Yes
PBGA (NXA) 292 729 mm² 27 x 27
  • Configurable to Either 2.0/3.2 GSPS Interleaved
    or 1.0/1.6 GSPS Dual ADC
  • Pin-Compatible With ADC10D1x00 and
    ADC12D1x00
  • Internally Terminated, Buffered, Differential
    Analog Inputs
  • Interleaved Timing Automatic and Manual Skew
    Adjust
  • Test Patterns at Output for System Debug
  • Programmable 15-bit Gain and 12-bit Plus Sign
    Offset
  • Programmable tAD Adjust Feature
  • 1:1 Non-demuxed or 1:2 Demuxed LVDS Outputs
  • AutoSync Feature for Multi-Chip Systems
  • Single 1.9-V ± 0.1-V Power Supply
  • Configurable to Either 2.0/3.2 GSPS Interleaved
    or 1.0/1.6 GSPS Dual ADC
  • Pin-Compatible With ADC10D1x00 and
    ADC12D1x00
  • Internally Terminated, Buffered, Differential
    Analog Inputs
  • Interleaved Timing Automatic and Manual Skew
    Adjust
  • Test Patterns at Output for System Debug
  • Programmable 15-bit Gain and 12-bit Plus Sign
    Offset
  • Programmable tAD Adjust Feature
  • 1:1 Non-demuxed or 1:2 Demuxed LVDS Outputs
  • AutoSync Feature for Multi-Chip Systems
  • Single 1.9-V ± 0.1-V Power Supply

The 12-bit, 2.0/3.2 GSPS ADC12D1x00 device is the latest advance in TI’s Ultra High-Speed ADC family and builds upon the features, architecture, and functionality of the 10-bit GHz family of ADCs.

The ADC12D1x00 provides a flexible LVDS interface which has multiple SPI programmable options to facilitate board design and FPGA/ASIC data capture. The LVDS outputs are compatible with IEEE 1596.3-1996 and support programmable common-mode voltage.

The ADC12D1x00 is packaged in a leaded or lead-free 292-pin thermally enhanced BGA package over the rated industrial temperature range of –40°C to 85°C.

The 12-bit, 2.0/3.2 GSPS ADC12D1x00 device is the latest advance in TI’s Ultra High-Speed ADC family and builds upon the features, architecture, and functionality of the 10-bit GHz family of ADCs.

The ADC12D1x00 provides a flexible LVDS interface which has multiple SPI programmable options to facilitate board design and FPGA/ASIC data capture. The LVDS outputs are compatible with IEEE 1596.3-1996 and support programmable common-mode voltage.

The ADC12D1x00 is packaged in a leaded or lead-free 292-pin thermally enhanced BGA package over the rated industrial temperature range of –40°C to 85°C.

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
9 をすべて表示
上位の文書 タイプ タイトル フォーマットオプション 最新の英語版をダウンロード 日付
* データシート ADC12D1x00 12-Bit, 2.0/3.2 GSPS Ultra High-Speed ADC データシート (Rev. N) PDF | HTML 2015年 8月 31日
アプリケーション・ノート AN-2132 Synchronizing Multiple GSPS ADCs in a System: The AutoSync Feature (Rev. G) 2017年 2月 3日
アプリケーション・ノート Maximizing SFDR Performance in the GSPS ADC: Spur Sources and Methods of Mitigat 2013年 12月 9日
アプリケーション・ノート AN-2128 ADC1xD1x00 Pin Compatibility (Rev. C) 2013年 5月 1日
ユーザー・ガイド Schematic and Layout Recommendations for the GSPS ADC 2013年 4月 29日
アプリケーション・ノート AN-2177 Using the LMH6554 as a ADC Driver (Rev. A) 2013年 4月 26日
アプリケーション・ノート From Sample Instant to Data Output: Understanding Latency in the GSPS ADC 2012年 12月 18日
製品概要 ADC12D1x00 12-bit ADC Family: Ultra High-Speed 12-bit ADCs up to 3.6 GSPS 2012年 5月 16日
ユーザー・ガイド 12-Bit, Dual 1.6/1.8 GSPS or Single 3.2/3.6 GSPS Ref Bd User Guide 2012年 1月 25日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

ADC-LD-BB — ADC 低歪みバラン ボード

1 枚の ADC-LD-BB ボードは、GSPS A/D コンバータ (ADC) リファレンス ボードとともにハードウェア キットに付属しています。ADC1xDxx00RB へのアナログ入力は差動であり、ほとんどの信号源がシングルエンドであるため、これらのバラン ボードは一般にシングルエンドから差動への変換を行うために使用されます。I 入力と Q 入力の両方が類似の信号で同時に駆動される場合、同じタイプのバランボードを追加することが必要になる可能性があります。

ちなみに、このバラン ボードは、差動からシングルエンドへの変換にも使用できます。たとえば、GSPS ADC リファレンス (...)

ユーザー ガイド: PDF
評価ボード

ADC12D1600RB — 12 ビット、デュアル 1.6/1.8GSPS またはシングル 3.2/3.6GSPS ADC リファレンス ボード

ADC12D1600 は、TI の超高速 ADC ファミリの最新製品です。この低消費電力、高性能 CMOS A/D コンバータは、デュアル チャネルで最大 1.0/1.6/1.8GSPS (非インターリーブ モード)、または 1 チャネルで最大 2.0/3.2/3.6GSPS (インターリーブ モード) のサンプリング レートで 12 ビット分解能の信号をデジタル化します。ADC12D1600 は優れた精度と動的性能を実現するとともに、クラス最小の消費電力を実現します。

ADC12D1600 リファレンス ボード (ADC12D1600RB) は、システム内で ADC (...)

ユーザー ガイド: PDF
サポート・ソフトウェア

WAVEVISION5 WaveVision 5 Software

WaveVision 5 software is part of the WaveVision evaluation system that also includes WaveVision 5 Data Capture Board. The WaveVision 5 system is an easy-to-use data acquisition and analysis tool, designed to help users evaluate Texas Instruments' Signal Path solutions.

While WaveVision 5 software (...)

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

シミュレーション・モデル

ADC12D1600 IBIS Model (Rev. A)

SNAM125A.ZIP (43 KB) - IBIS Model
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI を使用すると、内蔵のライブラリを使用して、複雑なミックスド (...)
リファレンス・デザイン

TIDA-00113 — 1 チャネルまたは 2 チャネル・モードで GSPS ADC を駆動、高帯域幅アプリケーション用

この設計は、システムの設計者がトレードオフについて理解し、広帯域アプリケーション向けにギガサンプル/秒の ADC をバラン構成で駆動するための実装を最適化するのに役立つよう提供されています。検討するトレードオフには、バラン構造、挿入損失、ダイナミック特性、構成変更、容易な実装などが含まれます。トポロジーやレイアウトはシステム性能の最適化において重要な役割を担っており、これらの設計が設計サイクルの短縮に役立つのはそのためです。
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-00479 — GSPS 対応 ADC 用の最適化クロック ソースのリファレンス デザイン

ADC12D1600RFRB リファレンス デザインは、クロッキング、パワー マネージメント、信号処理を内蔵した高速デジタイザ アプリケーションを示すプラットフォームを提供します。このリファレンス デザインは、1.6GSPS の ADC12D1600RF デバイス、オンボードの FPGA Xilinx Virtex 4、高性能クロック シンセサイザである LMX2531 を使用しており、9 ビット ENOB(有効ビット数)の高速デジタイザのシステム要件を満たします。
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-00071 — ギガ・サンプル/秒(GSPS)ADC 用回路およびレイアウト推奨

This reference design is a guide to the schematics and layout for the system designer using a GSPS ADC in their system. Use this reference design along with the datasheet — the datasheet is always the final authority. Also, the ADC1xDxxxx(RF)RB Reference Board provides a useful reference (...)
ユーザー ガイド: PDF
回路図: PDF
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
PBGA (NXA) 292 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブ拠点
  • アセンブリ拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ