JAJSKX3A December   2020  – May 2022 UCC27289

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 説明
  5. 改訂履歴
  6. ピン構成および機能
  7. 仕様
    1. 6.1 絶対最大定格
    2. 6.2 ESD 定格
    3. 6.3 推奨動作条件
    4. 6.4 熱に関する情報
    5. 6.5 電気的特性
    6. 6.6 スイッチング特性
    7. 6.7 代表的特性
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1 イネーブル
      2. 7.3.2 起動と UVLO
      3. 7.3.3 入力段
      4. 7.3.4 レベル・シフタ
      5. 7.3.5 出力段
      6. 7.3.6 負の電圧過渡
    4. 7.4 デバイスの機能モード
  9. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
      2. 8.2.2 詳細な設計手順
        1. 8.2.2.1 ブートストラップおよび VDD コンデンサの選択
        2. 8.2.2.2 外部ブートストラップ・ダイオードと直列抵抗
        3. 8.2.2.3 ドライバの電力損失の推定
        4. 8.2.2.4 外付けゲート抵抗の選択
        5. 8.2.2.5 遅延およびパルス幅
        6. 8.2.2.6 VDD および入力フィルタ
        7. 8.2.2.7 過渡保護
      3. 8.2.3 アプリケーション曲線
  10. 電源に関する推奨事項
  11. 10レイアウト
    1. 10.1 レイアウトのガイドライン
    2. 10.2 レイアウト例
  12. 11デバイスおよびドキュメントのサポート
    1. 11.1 ドキュメントの更新通知を受け取る方法
    2. 11.2 サポート・リソース
    3. 11.3 商標
    4. 11.4 静電気放電に関する注意事項
    5. 11.5 用語集
  13. 12メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

出力段

出力段は、レベル・シフタ出力からパワー・トレイン内のパワー MOSFET へのインターフェイスです。両方の出力で高いスルーレート、低い抵抗、高いピーク電流能力を実現しているため、パワー MOSFET の効率的なスイッチングが可能です。ローサイド出力段は VSS を基準とし、ハイサイドは HS を基準とします。このデバイスの出力段は堅牢で、100ns にわたって -2V 過渡というような過酷な環境に対応できます。このデバイスは、出力での正の過渡にも耐えられます。このデバイスの出力段は、プルアップ構造を採用しており、パワー・スイッチのターンオン遷移のミラー・プラトー領域において、最も必要なときに最大のピーク・ソース電流を供給します。デバイスの出力プルアップおよびプルダウン構造は、トーテムポール NMOS-PMOS 構造です。