JAJU941B August 2024 – May 2025 DRV8162 , INA241A , ISOM8710
ハーフブリッジ ゲート ドライバ DRV8162L には VGVDD および VGVDD_LS の分割電源機能があるため、3 相ゲート ドライバのハイサイド出力とローサイド出力を個別のパスでシャットダウンするオプションがあります。このリファレンス デザインには回路例が実装されています。
システムには、VGVDD および VGVDD_LS 電源それぞれに、2 つの負荷スイッチ (U12 および U14、TPS22810DRVR) が組み込まれています。DRV8162L の内部では、ローサイド ドライバ回路への電力供給には VGVDD_LS が使用され、ハイサイドのブートストラップ回路への電力供給には VGVDD が使用されます。
システムには、2 つの PWM バッファとレベル シフタ チップ (U13 および U15、TXU0304BQA) の 3.3V 電源用に、特定のロード スイッチ (U9、TPS22948DCKT) を使用した 3 番目のシャットダウン パスが組み込まれています。両方のデバイスの出力イネーブル (OE) ピンは、システム制御 MCU の GPIO 出力 (ホスト プロセッサ インターフェイスの J2-Pin18) を供給するか、または光エミュレータ アイソレータ (U10 または U11、ISOM8710DFF) 経由で外部入力信号を供給するよう構成できます。