THS6062

활성

저잡음 ADSL 듀얼 차동 수신기

제품 상세 정보

Number of channels 2 Architecture DSL Line Driver Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 4.5 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 33 BW at Acl (MHz) 100 Acl, min spec gain (V/V) 1 Vn at flatband (typ) (nV√Hz) 1.6 Vn at 1 kHz (typ) (nV√Hz) 1.9 Iq per channel (typ) (mA) 7.5 Vos (offset voltage at 25°C) (max) (mV) 6 Rail-to-rail No Rating Catalog Operating temperature range (°C) -40 to 85 CMRR (typ) (dB) 95 Input bias current (max) (pA) 10000000 Offset drift (typ) (µV/°C) 20 GBW (typ) (MHz) 100 Iout (typ) (mA) 90 2nd harmonic (dBc) 91 3rd harmonic (dBc) 109 Frequency of harmonic distortion measurement (MHz) 1
Number of channels 2 Architecture DSL Line Driver Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 4.5 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 33 BW at Acl (MHz) 100 Acl, min spec gain (V/V) 1 Vn at flatband (typ) (nV√Hz) 1.6 Vn at 1 kHz (typ) (nV√Hz) 1.9 Iq per channel (typ) (mA) 7.5 Vos (offset voltage at 25°C) (max) (mV) 6 Rail-to-rail No Rating Catalog Operating temperature range (°C) -40 to 85 CMRR (typ) (dB) 95 Input bias current (max) (pA) 10000000 Offset drift (typ) (µV/°C) 20 GBW (typ) (MHz) 100 Iout (typ) (mA) 90 2nd harmonic (dBc) 91 3rd harmonic (dBc) 109 Frequency of harmonic distortion measurement (MHz) 1
HVSSOP (DGN) 8 14.7 mm² 3 x 4.9 SOIC (D) 8 29.4 mm² 4.9 x 6
  • ADSL Differential Receiver
  • Low 1.6 nV/)
  • 5 V, ±5 V to ±15 V Typical Operation
  • Available in Standard SOIC or MSOP PowerPAD™ Package
  • PowerPAD is a trademark of Texas Instruments.

    • ADSL Differential Receiver
    • Low 1.6 nV/)
  • 5 V, ±5 V to ±15 V Typical Operation
  • Available in Standard SOIC or MSOP PowerPAD™ Package
  • PowerPAD is a trademark of Texas Instruments.

    The THS6062 is a high-speed differential receiver designed for ADSL data communication systems. Its very low 1.6 nV/), exceeding the distortion requirements of ADSL CODECs. The THS6062 is a voltage feedback amplifier offering a high 100-MHz bandwidth and 100-V/µs slew rate and is stable at gains of 2(-1) or greater. It operates over a wide range of power supply voltages including 5 V and ±5 V to ±15 V. This device is available in standard SOIC or MSOP PowerPAD package. The small, surface-mount, thermally-enhanced MSOP PowerPAD package is fully compatible with automated surface-mount assembly procedures.

    The THS6062 is a high-speed differential receiver designed for ADSL data communication systems. Its very low 1.6 nV/), exceeding the distortion requirements of ADSL CODECs. The THS6062 is a voltage feedback amplifier offering a high 100-MHz bandwidth and 100-V/µs slew rate and is stable at gains of 2(-1) or greater. It operates over a wide range of power supply voltages including 5 V and ±5 V to ±15 V. This device is available in standard SOIC or MSOP PowerPAD package. The small, surface-mount, thermally-enhanced MSOP PowerPAD package is fully compatible with automated surface-mount assembly procedures.

    다운로드 스크립트와 함께 비디오 보기 동영상

    관심 가지실만한 유사 제품

    open-in-new 대안 비교
    비교 대상 장치와 유사한 기능
    THS6222 활성 공통 모드 버퍼를 지원하는 차동 광대역 PLC 및 HPLC 라인 드라이버 Single port line driver for power line communication and DSL applications

    기술 문서

    star =TI에서 선정한 이 제품의 인기 문서
    검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
    모두 보기5
    유형 직함 날짜
    * Data sheet Low-Noise ADSL Dual Differential Receiver datasheet (Rev. D) 2007/10/15
    E-book The Signal e-book: A compendium of blog posts on op amp design topics 2017/03/28
    Application note Noise Analysis for High Speed Op Amps (Rev. A) 2005/01/17
    Application note Active Output Impedance for ADSL Line Drivers 2002/11/26
    User guide THS6062 EVM User's Guide 1999/01/21

    설계 및 개발

    추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

    시뮬레이션 모델

    THS6062 PSpice Model (Rev. B)

    SLOJ011B.ZIP (39 KB) - PSpice Model
    시뮬레이션 모델

    THS6062 TINA-TI Reference Design (Rev. B)

    SLAC108B.TSC (98 KB) - TINA-TI Reference Design
    시뮬레이션 모델

    THS6062 TINA-TI Spice Model (Rev. A)

    SLAM037A.ZIP (4 KB) - TINA-TI Spice Model
    시뮬레이션 툴

    PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®

    TI용 PSpice®는 아날로그 회로의 기능을 평가하는 데 사용되는 설계 및 시뮬레이션 환경입니다. 완전한 기능을 갖춘 이 설계 및 시뮬레이션 제품군은 Cadence®의 아날로그 분석 엔진을 사용합니다. 무료로 제공되는 TI용 PSpice에는 아날로그 및 전력 포트폴리오뿐 아니라 아날로그 행동 모델에 이르기까지 업계에서 가장 방대한 모델 라이브러리 중 하나가 포함되어 있습니다.

    TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 (...)
    시뮬레이션 툴

    TINA-TI — SPICE 기반 아날로그 시뮬레이션 프로그램

    TINA-TI provides all the conventional DC, transient and frequency domain analysis of SPICE and much more. TINA has extensive post-processing capability that allows you to format results the way you want them. Virtual instruments allow you to select input waveforms and probe circuit nodes voltages (...)
    사용 설명서: PDF
    패키지 다운로드
    HVSSOP (DGN) 8 옵션 보기
    SOIC (D) 8 옵션 보기

    주문 및 품질

    포함된 정보:
    • RoHS
    • REACH
    • 디바이스 마킹
    • 납 마감/볼 재질
    • MSL 등급/피크 리플로우
    • MTBF/FIT 예측
    • 물질 성분
    • 인증 요약
    • 지속적인 신뢰성 모니터링
    포함된 정보:
    • 팹 위치
    • 조립 위치

    지원 및 교육

    TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

    콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

    품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

    동영상