JAJSNO9A January   2022  – December 2024 TAA5212

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 説明
  5. ピン構成および機能
  6. 仕様
    1. 5.1  絶対最大定格
    2. 5.2  ESD 定格
    3. 5.3  推奨動作条件
    4. 5.4  熱に関する情報
    5. 5.5  電気的特性
    6. 5.6  タイミング要件:I2C インターフェイス
    7. 5.7  スイッチング特性:I2C インターフェイス
    8. 5.8  タイミング要件:SPI インターフェイス
    9. 5.9  スイッチング特性:SPI インターフェイス
    10. 5.10 タイミング要件:TDM、I2S または LJ インターフェイス
    11. 5.11 スイッチング特性:TDM、I2S または LJ インターフェイス
    12. 5.12 タイミング要件:PDM デジタル マイクロフォン インターフェイス
    13. 5.13 スイッチング特性:PDM デジタル マイクロフォン インターフェイス
    14. 5.14 タイミング図
    15. 5.15 代表的特性
  7. 詳細説明
    1. 6.1 概要
    2. 6.2 機能ブロック図
    3. 6.3 機能説明
      1. 6.3.1  シリアル インターフェイス
        1. 6.3.1.1 制御シリアル インターフェイス
        2. 6.3.1.2 オーディオ シリアル インターフェイス
          1. 6.3.1.2.1 時分割多重オーディオ (TDM) インターフェイス
          2. 6.3.1.2.2 I2S (Inter IC Sound) インターフェイス
          3. 6.3.1.2.3 左揃え (LJ) インターフェイス
        3. 6.3.1.3 共有バスで複数のデバイスを使用
      2. 6.3.2  フェーズ ロック ループ (PLL) とクロック生成
      3. 6.3.3  入力チャネルの構成
      4. 6.3.4  基準電圧
      5. 6.3.5  プログラム可能なマイクロフォン バイアス
      6. 6.3.6  シグナル チェーン処理
        1. 6.3.6.1 ADC 信号チェーン
          1. 6.3.6.1.1  6 対 4 入力選択マルチプレクサ (6:4 MUX)
          2. 6.3.6.1.2  プログラム可能なチャネル ゲインおよびデジタル ボリューム制御
          3. 6.3.6.1.3  プログラム可能なチャネル ゲイン較正
          4. 6.3.6.1.4  プログラム可能なチャネル位相較正
          5. 6.3.6.1.5  プログラム可能なデジタル ハイパス フィルタ
          6. 6.3.6.1.6  プログラム可能なデジタル バイクワッド フィルタ
          7. 6.3.6.1.7  プログラム可能なチャネル サマーおよびデジタル ミキサ
          8. 6.3.6.1.8  構成可能なデジタル デシメーション フィルタ
            1. 6.3.6.1.8.1 線形位相フィルタ
              1. 6.3.6.1.8.1.1 サンプリング レート:8 kHz または 7.35 kHz
              2. 6.3.6.1.8.1.2 サンプリング レート:16 kHz または 14.7 kHz
              3. 6.3.6.1.8.1.3 サンプリング レート:24 kHz または 22.05 kHz
              4. 6.3.6.1.8.1.4 サンプリング レート:32 kHz または 29.4 kHz
              5. 6.3.6.1.8.1.5 サンプリング レート:48 kHz または 44.1 kHz
              6. 6.3.6.1.8.1.6 サンプリング レート:96 kHz または 88.2 kHz
              7. 6.3.6.1.8.1.7 サンプリング レート:192 kHz または 176.4 kHz
            2. 6.3.6.1.8.2 低レイテンシ フィルタ
              1. 6.3.6.1.8.2.1 サンプリング レート:24 kHz または 22.05 kHz
              2. 6.3.6.1.8.2.2 サンプリング レート:32 kHz または 29.4 kHz
              3. 6.3.6.1.8.2.3 サンプリング レート:48 kHz または 44.1 kHz
              4. 6.3.6.1.8.2.4 サンプリング レート:96 kHz または 88.2 kHz
              5. 6.3.6.1.8.2.5 サンプリング レート:192 kHz または 176.4 kHz
            3. 6.3.6.1.8.3 超低レイテンシ フィルタ
              1. 6.3.6.1.8.3.1 サンプリング レート:24 kHz または 22.05 kHz
              2. 6.3.6.1.8.3.2 サンプリング レート:32 kHz または 29.4 kHz
              3. 6.3.6.1.8.3.3 サンプリング レート:48 kHz または 44.1 kHz
              4. 6.3.6.1.8.3.4 サンプリング レート:96 kHz または 88.2 kHz
              5. 6.3.6.1.8.3.5 サンプリング レート:192 kHz または 176.4 kHz
          9. 6.3.6.1.9  自動ゲイン コントローラ (AGC)
          10. 6.3.6.1.10 音声アクティビティ検出 (VAD)
          11. 6.3.6.1.11 超音波アクティビティ検出(UAD)
      7. 6.3.7  デジタル PDM マイクロフォン録音チャネル
      8. 6.3.8  割り込み、ステータス、およびデジタル I/O ピンの多重化
      9. 6.3.9  パワー チューン モード
      10. 6.3.10 インクリメンタル ADC (IADC) モード
    4. 6.4 デバイスの機能モード
      1. 6.4.1 スリープ モードまたはソフトウェア シャットダウン
      2. 6.4.2 アクティブ モード
      3. 6.4.3 ソフトウェア リセット
    5. 6.5 プログラミング
      1. 6.5.1 制御シリアル インターフェイス
        1. 6.5.1.1 I2C 制御インターフェイス
          1. 6.5.1.1.1 一般的な I2C の動作
          2. 6.5.1.1.2 I2C のシングル バイトおよびマルチ バイト転送
            1. 6.5.1.1.2.1 I2C のシングル バイト書き込み
            2. 6.5.1.1.2.2 I2C のマルチ バイト書き込み
            3. 6.5.1.1.2.3 I2C のシングル バイト読み出し
            4. 6.5.1.1.2.4 I2C のマルチ バイト読み出し
        2. 6.5.1.2 SPI 制御インターフェイス
  8. レジスタ マップ
    1. 7.1 デバイス構成レジスタ
      1. 7.1.1 TAA5212_B0_P0 のレジスタ
      2. 7.1.2 TAA5212_B0_P1 のレジスタ
      3. 7.1.3 TAA5212_B0_P3 のレジスタ
    2. 7.2 プログラマブル係数レジスタ
      1. 7.2.1 プログラム可能な係数レジスタ:ページ 8
      2. 7.2.2 プログラム可能な係数レジスタ:ページ 9
      3. 7.2.3 プログラム可能な係数レジスタ:ページ 10
      4. 7.2.4 プログラム可能な係数レジスタ:ページ 11
      5. 7.2.5 プログラム可能な係数レジスタ:ページ 19
      6. 7.2.6 プログラム可能な係数レジスタ:ページ 27
      7. 7.2.7 プログラム可能な係数レジスタ:ページ 28
  9. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 アプリケーション
      2. 8.2.2 設計要件
      3. 8.2.3 詳細な設計手順
      4. 8.2.4 アプリケーション特性の波形
      5. 8.2.5 評価基板セットアップ用のデバイス レジスタ構成スクリプトの例
    3. 8.3 電源に関する推奨事項
      1. 8.3.1 1.8V 動作向け AVDD_MODE
      2. 8.3.2 1.8V および 1.2V での動作のための IOVDD_IO_MODE
    4. 8.4 レイアウト
      1. 8.4.1 レイアウトのガイドライン
      2. 8.4.2 レイアウト例
  10. デバイスおよびドキュメントのサポート
    1. 9.1 ドキュメントのサポート
      1. 9.1.1 関連資料
    2. 9.2 ドキュメントの更新通知を受け取る方法
    3. 9.3 サポート・リソース
    4. 9.4 商標
    5. 9.5 静電気放電に関する注意事項
    6. 9.6 用語集
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報

電気的特性

TA = 25℃、AVDD = 3.3V、IOVDD = 3.3V、fIN = 1kHz 正弦波信号、fS = 48kHz、32 ビット オーディオ データ、BCLK = 256 × fS、TDM ターゲット モード、線形位相のデシメーション フィルタ、5kΩ の入力インピーダンス設定、ADC_CHx_CM_TOL = 2'b00 による AC 結合の差動入力、または ADC_CHx_CM_TOL = 2'b10 による DC 結合の差動入力 (該当する場合)、PLL オン、チャネル ゲイン = 0dB、MICBIAS は VREF に設定、その他のデフォルト構成、フィルタなしでオーディオ精度を 20Hz から 20kHz の非加重帯域幅で測定 (特に記載のない限り)
パラメータ テスト条件 最小値 公称値 最大値 単位
入力録音における ADC の性能
差動入力のフルスケール AC 信号電圧 AC 結合または DC 結合の入力 2 VRMS
差動入力のフルスケール AC 信号電圧 DC 結合入力 (高スイング モード)(3) 4 VRMS
シングルエンド入力のフルスケール AC 信号電圧 AC 結合または DC 結合の入力 1 VRMS
シングルエンド入力のフルスケール AC 信号電圧 DC 結合入力 (高スイング モード)(3) 2 VRMS
SNR 信号対雑音比、A 特性補正(1)(2) INxx の差動 AC 結合入力、および AC 信号がグランドに短絡された状態、チャネル ゲインは 0dB 119 dB
INxx の差動 AC 結合入力、および AC 信号がグランドに短絡された状態、チャネル ゲインは 12dB 107
SNR 信号対雑音比、A 特性補正(1)(2) INxx の差動 DC 結合入力、および AC 信号がグランドに短絡された状態、チャネル ゲインは 0dB 111 dB
INxx の差動 DC 結合入力、および AC 信号がグランドに短絡された状態、チャネル ゲインは 12dB 99
SNR 信号対雑音比、A 特性補正(1)(2) 広帯域モード(4):INxx の差動 DC 結合入力、および AC 信号がグランドに短絡された状態、チャネル ゲインは 0dB (20kHz まで積分、A 補正) 100 dB
SNR 信号対雑音比(1) 広帯域モード(4):INxx の差動 DC 結合入力、AC 信号はグランドに短絡、チャネル ゲイン 0dB (85kHz まで積分) 89 dB
SNR 信号対雑音比、A 特性補正(1)(2) パワー チューン モード(5):INxx の差動 AC 結合入力、および AC 信号がグランドに短絡された状態、チャネル ゲインは 0dB 104 dB
パワー チューン モード(5):INxx の差動 DC 結合入力、および AC 信号がグランドに短絡された状態、チャネル ゲインは 0dB 103
SNR 信号対雑音比、A 特性補正(1)(2) INxx の差動 AC 結合入力、および AC 信号がグランドに短絡された状態、チャネル ゲインは 0dB、AVDD = 1.8V 113 dB
INxx の差動 DC 結合入力、および AC 信号がグランドに短絡された状態、チャネル ゲインは 0dB、AVDD = 1.8V 106
INxx の差動 DC 結合入力を選択、AC 信号をグラウンドに短絡、チャネル ゲインは 12dB、AVDD = 1.8V 94
SNR 信号対雑音比、A 特性補正(1)(2) パワー チューン モード(5):INxx の差動 AC 結合入力、および AC 信号がグランドに短絡された状態、チャネル ゲインは 0dB、AVDD = 1.8V 104 dB
パワー チューン モード(5):INxx の差動 DC 結合入力、および AC 信号がグランドに短絡された状態、チャネル ゲインは 0dB、AVDD = 1.8V 102
SNR 信号対雑音比、A 特性補正(1)(2) INxx の差動 AC 結合入力、AC 信号はグランドに短絡、チャネル ゲイン 0dB、入力インピーダンス 10kΩ 115 dB
INxx の差動 AC 結合入力、AC 信号はグランドに短絡、チャネル ゲイン 0dB、入力インピーダンス 40kΩ 105
INxx の差動 AC 結合入力、AC 信号はグランドに短絡、チャネル ゲイン 0dB、ADC_CH1_CM_TOL = 2'b01 116
INxx の差動 DC 結合入力、AC 信号はグランドに短絡、チャネル ゲイン 0dB、高スイング モード(3) 112
SNR 信号対雑音比、A 特性補正(1)(2) INxx のシングルエンド AC 結合入力、AC 信号はグランドに短絡、チャネル ゲイン 0dB 111 dB
INxx のシングルエンド AC 結合入力、AC 信号はグランドに短絡、チャネル ゲイン 12dB 99
SNR 信号対雑音比、A 特性補正(1)(2) INxx のシングルエンド DC 結合入力、AC 信号はグランドに短絡、チャネル ゲイン 0dB 104 dB
INxx のシングルエンド DC 結合入力、AC 信号はグランドに短絡、チャネル ゲイン 12dB 92
SNR 信号対雑音比、A 特性補正(1)(2) INxx のシングルエンド mux AC 結合入力、AC 信号はグランドに短絡、チャネル ゲイン 0dB、入力インピーダンス 10kΩ 97 dB
INxx のシングルエンド mux DC 結合入力、AC 信号はグランドに短絡、チャネル ゲイン 0dB、入力インピーダンス 10kΩ 96
DR ダイナミック レンジ、A 特性補正(2) INxx 差動 AC 結合入力、–60dBFS AC 信号入力、0dB チャネル ゲイン 119 dB
DR ダイナミック レンジ、A 特性補正(2) INxx 差動 DC 結合入力、–60dBFS AC 信号入力、0dB チャネル ゲイン 112 dB
INxx 差動 DC 結合入力、–72dBFS AC 信号入力、12dB チャネル ゲイン 100 dB
DR ダイナミック レンジ、A 特性補正(2) パワー チューン モード:INxx 差動 AC 結合入力、–60dBFS AC 信号入力、0dB チャネル ゲイン 106 dB
パワー チューン モード:INxx 差動 DC 結合入力、–60dBFS AC 信号入力、0dB チャネル ゲイン 105
DR ダイナミック レンジ、A 特性補正(2) INxx 差動 AC 結合入力、–60dBFS AC 信号入力、0dB チャネル ゲイン、AVDD = 1.8V 113 dB
INxx 差動 DC 結合入力、–60dBFS AC 信号入力、0dB チャネル ゲイン、AVDD = 1.8V 106
INxx 差動 DC 結合入力、–72dBFS AC 信号入力、12dB チャネル ゲイン、AVDD = 1.8V 94
DR ダイナミック レンジ、A 特性補正(2) パワー チューン モード:INxx 差動 AC 結合入力、–60dBFS AC 信号入力、0dB チャネル ゲイン、AVDD = 1.8V 105 dB
パワー チューン モード:INxx 差動 DC 結合入力、–60dBFS 信号入力、0dB チャネル ゲイン、AVDD = 1.8V 103
DR ダイナミック レンジ、A 特性補正(2) INxx 差動 AC 結合入力、–60dBFS AC 信号入力、0dB チャネル ゲイン、ADC_CH1_CM_TOL = 2'b01 117 dB
DR ダイナミック レンジ、A 特性補正(2) INxx のシングルエンド AC 結合入力、–60dBFS の AC 信号を入力、チャネル ゲイン 0dB 110 dB
DR ダイナミック レンジ、A 特性補正(2) INxx のシングルエンド DC 結合入力、–60dBFS の AC 信号を入力、チャネル ゲイン 0dB 104 dB
INxx のシングルエンド DC 結合入力、–72dBFS の AC 信号を入力、チャネル ゲイン 12dB 92
DR ダイナミック レンジ、A 特性補正(2) INxx のシングルエンド mux AC 結合入力、–60dBFS の AC 信号を入力、チャネル ゲイン 0dB、入力インピーダンス 10kΩ 98 dB
INxx のシングルエンド mux DC 結合入力、–60dBFS の AC 信号を入力、チャネル ゲイン 0dB、入力インピーダンス 10kΩ 97
THD+N 全高調波歪(2) INxx の差動 AC 結合入力、–1dBFS AC 信号入力、チャネル ゲイン 0dB -98 dB
INxx 差動 DC 結合入力、–1dBFS AC 信号入力、チャネル ゲイン 0dB -98
INxs 差動 DC 結合入力、–13dBFS AC 信号入力、チャネル ゲイン 12dB -96

THD+N

全高調波歪(2) INxx のシングルエンド AC 結合入力、–1dBFS AC 信号入力、チャネル ゲイン 0dB -96 dB
INxx のシングルエンド DC 結合入力、–1dBFS AC 信号入力、チャネル ゲイン 0dB -86
INxx のシングルエンド マルチプレクサ AC 結合入力、–1dBFS AC 信号入力、チャネル ゲイン 0dB、入力インピーダンス 10kΩ -94
ADC のその他のパラメータ
AC 入力インピーダンス 入力ピン INxP または INxM、5kΩ の入力インピーダンス モード 5.5
入力ピン INxP または INxM、10kΩ の入力インピーダンス モード 11
入力ピン INxP または INxM、40kΩ の入力インピーダンス モード 44
デジタル ボリューム制御範囲 0.5dB ステップでプログラム可能 -80 47 dB
入力信号帯域幅 最大 192KSPS の FS レート 0.46 FS
入力信号帯域幅 >192KSPS 90 kHz
出力データのサンプル レート プログラム可能 4 768 kHz
出力データ サンプルのワード長 プログラム可能 16 32 ビット
デジタル ハイパス フィルタのカットオフ周波数 1 次 IIR フィルタ、プログラム可能な係数、–3dB ポイント (デフォルト設定) 1 Hz
チャネル間絶縁 –1dBFS AC 信号ライン差動入力から非測定チャネル -134 dB
チャネル間ゲインのミスマッチ –6dBFS AC 信号ライン入力差動入力、1kHz 正弦波信号、チャネル ゲイン 0dB ±0.1 dB
チャネル間位相のミスマッチ –6dBFS AC 信号ライン入力差動入力、1kHz 正弦波信号 ±0.01
PSRR 電源除去比 AVDD に 100mVPP、1kHz の正弦波信号を入力、差動入力、チャネル ゲイン 0dB 121 dB
CMRR 同相除去比 差動 DC 結合入力、チャネル ゲイン 0dB、–6dBFS の AC 入力、両方のピンに 1kHz 信号を印加し、出力でレベルを測定 80 dB
マイク バイアス
MICBIAS ノイズ 帯域幅 = 20Hz〜20kHz、A 特性補正、MICBIAS と VSS(サーマルパッド)の間に 1µF のコンデンサを接続 2 μVRMS
MICBIAS 電圧 AVDD にバイパス AVDD V
AVDD = 1.8V 1.375
AVDD = 3.3V 2.75
デジタル I/O
VIL Low レベル デジタル入力ロジック電圧スレッショルド SDA および SCL を除くすべてのデジタル ピンにおいて、IOVDD は 1.8V または 1.2V で動作 -0.3 0.35 × IOVDD V
SDA および SCL を除くすべてのデジタル ピンにおいて、IOVDD は 3.3V で動作 -0.3 0.8
VIH High レベル デジタル入力ロジック電圧スレッショルド SDA および SCL を除くすべてのデジタル ピンにおいて、IOVDD は 1.8V または 1.2V で動作 0.65 × IOVDD IOVDD + 0.3 V
SDA および SCL を除くすべてのデジタル ピンにおいて、IOVDD は 3.3V で動作 2 IOVDD + 0.3
VOL Low レベル デジタル出力電圧 SDA および SCL を除くすべてのデジタル ピンにおいて、IOL = –2mA、IOVDD は 1.8V または 1.2V で動作 0.45 V
SDA および SCL を除くすべてのデジタル ピンにおいて、IOL = -2mA、IOVDD は 3.3V で動作 0.4
VOH High レベル デジタル出力電圧 SDA および SCL を除くすべてのデジタル ピンにおいて、IOH = 2mA、IOVDD は 1.8V または 1.2V で動作 IOVDD - 0.45 V
SDA および SCL を除くすべてのデジタル ピンにおいて、IOH = 2mA、IOVDD は 3.3V で動作 2.4
VIL(I2C) Low レベル デジタル入力ロジック電圧スレッショルド SDA および SCL -0.5 0.3 × IOVDD V
VIH(I2C) High レベル デジタル入力ロジック電圧スレッショルド SDA および SCL 0.7 × IOVDD IOVDD + 0.5 V
VOL1(I2C) Low レベル デジタル出力電圧 SDA、IOL(I2C)=–3mA、IOVDD は 3.3V で動作 0.4 V
VOL2(I2C) Low レベル デジタル出力電圧 SDA、IOL(I2C))= –2mA、IOVDD は 1.8V または 1.2V で動作 0.2 × IOVDD V
IOL(I2C) Low レベル デジタル出力電流 SDA、VOL(I2C) = 0.4V、スタンダード モードまたはファスト モード 3 mA
SDA、VOL(I2C) = 0.4V、ファースト モード プラス 20
IIL デジタル入力への入力ロジック Low リーケージ すべてのデジタル ピン、入力 = 0V -5 0.1 5 µA
IIH デジタル入力への入力ロジック High リーケージ すべてのデジタル ピン、入力 = IOVDD -5 0.1 5 µA
CIN デジタル入力の入力容量 すべてのデジタル ピン 5 pF
RPD デジタル I/O ピンがアサートされている場合のプルダウン抵抗 20
標準電源電流消費
IAVDD スリープ モードでの消費電流(ソフトウェア シャットダウン モード) すべてのデバイス外部クロックが停止 8 µA
IIOVDD 1
IAVDD MICBIAS オン、5mA の負荷、ADC なしの時の消費電流 fS = 48kHz、BCLK = 256 × fS 1.5 mA
IIOVDD 0.02
IAVDD ADC の 2 チャネル動作時の消費電流 (MICBIAS オフ、PLL オン) fS = 16kHz、BCLK = 512 × fS 8.6 mA
IIOVDD 0.1
IAVDD ADC の 2 チャネル動作時の消費電流 (MICBIAS オフ、PLL オン) fS = 48kHz、BCLK = 512 × fS 11.1 mA
IAVDD ADC の 2 チャネル動作、MICBIAS オフ、PLL オン、AVDD = 1.8V 時の消費電流 fS = 48kHz、BCLK = 512 × fS 10.6 mA
IAVDD ADC の 2 チャネル動作時の消費電流 (MICBIAS オン、PLL オフ) fS = 48kHz、BCLK = 512 × fS 6.6 mA
IIOVDD 0.3
IAVDD パワー チューン モード(5):ADC の 2 チャネル動作、MICBIAS オフ、PLL オフ、AVDD = 1.8V 時の消費電流 fS = 48kHz、BCLK = 128 × fS 4.1 mA
IAVDD パワー チューン モード(5):ADC の 2 チャネル動作、MICBIAS オフ、PLL オフ時の消費電流 fS = 48kHz、BCLK = 128 × fS 5.7 mA
1kHz のフルスケール正弦波入力時の出力レベルと、AC 信号入力がグラウンドにショートされている場合の出力レベルの比率、オーディオ アナライザを使用し、20Hz から 20kHz の帯域幅で A 特性補正を測定しました。
すべての性能測定は、20kHz のローパス フィルタを使用して行い、必要に応じて A 特性補正フィルタも使用します。そのようなフィルタを使用しない場合、電気的特性に示されている値よりも THD+N が高く、SNR およびダイナミック レンジの読み値が低くなる可能性があります。ローパス フィルタは帯域外のノイズを除去します。これらのノイズは聴覚には影響しませんが、ダイナミック仕様値に影響を与える可能性があります。
高スイング モードにおいて、ADC_CHx_FULLSCALE_VAL を 1'b1 に設定し、入力インピーダンスを 10kΩ に設定
広帯域モードにおいて、ADC_CHx_BW_MODE を 1'b1 に設定し、入力インピーダンスを 40kΩ に設定
パワー チューン モードの場合、PWR_TUNE_CFG0 = 0xD4