製品詳細

Number of input channels 2 Resolution (Bits) 14 Sample rate (Max) (MSPS) 3000 Features Decimating Filter, Ultra High Speed Analog input BW (MHz) 3200 SFDR (Typ) (dB) 66 SNR (Typ) (dB) 61.1 Power consumption (Typ) (mW) 6400 Logic voltage DV/DD (Max) (V) 1.2 Logic voltage DV/DD (Min) (V) 1.1 Analog voltage AVDD (Max) (V) 1.25, 2 Analog voltage AVDD (Min) (V) 1.1, 1.8 Operating temperature range (C) -40 to 85 Rating Catalog
Number of input channels 2 Resolution (Bits) 14 Sample rate (Max) (MSPS) 3000 Features Decimating Filter, Ultra High Speed Analog input BW (MHz) 3200 SFDR (Typ) (dB) 66 SNR (Typ) (dB) 61.1 Power consumption (Typ) (mW) 6400 Logic voltage DV/DD (Max) (V) 1.2 Logic voltage DV/DD (Min) (V) 1.1 Analog voltage AVDD (Max) (V) 1.25, 2 Analog voltage AVDD (Min) (V) 1.1, 1.8 Operating temperature range (C) -40 to 85 Rating Catalog
VQFN (RRH) 72 100 mm² 10 x 10 VQFNP (RMP) 72 100 mm² 10 x 10
  • 14 ビット、デュアル・チャネル、3GSPS ADC
  • ノイズ・フロア:–155dBFS/Hz
  • 最高 4.0GHz をサポートする RF 入力
  • アパーチャ・ジッタ:90fS
  • チャネル分離:fIN = 1.8GHz のとき 95dB
  • スペクトラム性能 (fIN = 900MHz、-2dBFS 時)
    • SNR:60.1dBFS
    • SFDR:66dBc HD2、HD3
    • SFDR:76dBc (スプリアスのワーストケース)
  • スペクトラム性能 (fIN = 1.85GHz、-2dBFS 時)
    • SNR:58.9dBFS
    • SFDR:67dBc HD2、HD3
    • SFDR:76dBc (スプリアスのワーストケース)
  • オンチップのデジタル・ダウン・コンバータ
    • 最大 4 つの DDC (デュアル・バンド・モード)
    • DDC ごとに最大 3 つの独立 NCO
  • 過電圧保護用のオンチップの入力クランプ
  • プログラム可能なオンチップの電力検出器、AGC サポート用アラーム・ピン付き
  • オンチップ・ディザリング
  • オンチップの入力終端
  • 入力フルスケール:1.35Vpp
  • マルチチップの同期をサポート
  • JESD204B インターフェイス:
    • サブクラス 1 ベースの確定的レイテンシ
    • チャネルごとに 4 レーン、12.5Gbps
  • 消費電力:3.0GSPS で 3.2W/チャネル
  • 72 ピンの VQFN パッケージ (10mm × 10mm)
  • 14 ビット、デュアル・チャネル、3GSPS ADC
  • ノイズ・フロア:–155dBFS/Hz
  • 最高 4.0GHz をサポートする RF 入力
  • アパーチャ・ジッタ:90fS
  • チャネル分離:fIN = 1.8GHz のとき 95dB
  • スペクトラム性能 (fIN = 900MHz、-2dBFS 時)
    • SNR:60.1dBFS
    • SFDR:66dBc HD2、HD3
    • SFDR:76dBc (スプリアスのワーストケース)
  • スペクトラム性能 (fIN = 1.85GHz、-2dBFS 時)
    • SNR:58.9dBFS
    • SFDR:67dBc HD2、HD3
    • SFDR:76dBc (スプリアスのワーストケース)
  • オンチップのデジタル・ダウン・コンバータ
    • 最大 4 つの DDC (デュアル・バンド・モード)
    • DDC ごとに最大 3 つの独立 NCO
  • 過電圧保護用のオンチップの入力クランプ
  • プログラム可能なオンチップの電力検出器、AGC サポート用アラーム・ピン付き
  • オンチップ・ディザリング
  • オンチップの入力終端
  • 入力フルスケール:1.35Vpp
  • マルチチップの同期をサポート
  • JESD204B インターフェイス:
    • サブクラス 1 ベースの確定的レイテンシ
    • チャネルごとに 4 レーン、12.5Gbps
  • 消費電力:3.0GSPS で 3.2W/チャネル
  • 72 ピンの VQFN パッケージ (10mm × 10mm)

ADC32RF8x (ADC32RF80 および ADC32RF83) は 14 ビット、3GSPS、デュアル・チャネルのテレコム・レシーバおよびフィードバック・デバイスのファミリで、4GHz まで、さらにそれ以上の入力周波数での RF サンプリングに対応しています。ADC32RF8x ファミリは高い信号対雑音比 (SNR) を実現するよう設計されており、-155dBFS/Hz のノイズ・スペクトル密度と、広い入力周波数範囲にわたるダイナミック・レンジとチャネル分離を実現します。バッファ付きアナログ入力とオンチップの終端により、広い周波数帯域にわたって入力インピーダンスが均一で、サンプルとホールドのグリッチ・エネルギーが最小化されます。

各チャネルは、デュアル・バンドのデジタル・ダウン・コンバータ (DDC) に接続でき、DDC ごとに 3 つまでの独立した 16 ビット数値制御発振器 (NCO) により、位相コヒーレントな周波数ホッピングが可能です。さらに、ADC にはフロントエンドのピークおよび RMS 電力検出器とアラーム機能が装備されており、外部の自動ゲイン制御 (AGC) アルゴリズムをサポートします。

ADC32RF8x は、サブクラス 1 ベースの確定的レイテンシを持つ JESD204B シリアル・インターフェイスをサポートし、12.5Gbps までのデータ速度で、ADC ごとに最大 4 レーンを使用できます。このデバイスは 72 ピンの VQFN パッケージ (10mm × 10mm) で供給され、工業用温度範囲 (-40℃~+85℃) に対応します。

ADC32RF8x (ADC32RF80 および ADC32RF83) は 14 ビット、3GSPS、デュアル・チャネルのテレコム・レシーバおよびフィードバック・デバイスのファミリで、4GHz まで、さらにそれ以上の入力周波数での RF サンプリングに対応しています。ADC32RF8x ファミリは高い信号対雑音比 (SNR) を実現するよう設計されており、-155dBFS/Hz のノイズ・スペクトル密度と、広い入力周波数範囲にわたるダイナミック・レンジとチャネル分離を実現します。バッファ付きアナログ入力とオンチップの終端により、広い周波数帯域にわたって入力インピーダンスが均一で、サンプルとホールドのグリッチ・エネルギーが最小化されます。

各チャネルは、デュアル・バンドのデジタル・ダウン・コンバータ (DDC) に接続でき、DDC ごとに 3 つまでの独立した 16 ビット数値制御発振器 (NCO) により、位相コヒーレントな周波数ホッピングが可能です。さらに、ADC にはフロントエンドのピークおよび RMS 電力検出器とアラーム機能が装備されており、外部の自動ゲイン制御 (AGC) アルゴリズムをサポートします。

ADC32RF8x は、サブクラス 1 ベースの確定的レイテンシを持つ JESD204B シリアル・インターフェイスをサポートし、12.5Gbps までのデータ速度で、ADC ごとに最大 4 レーンを使用できます。このデバイスは 72 ピンの VQFN パッケージ (10mm × 10mm) で供給され、工業用温度範囲 (-40℃~+85℃) に対応します。

ダウンロード

技術資料

star = TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
6 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート ADC32RF8x デュアル・チャネル、3GSPS テレコム・レシーバおよびフィードバック・デバイス データシート (Rev. B 翻訳版) PDF | HTML 英語版をダウンロード (Rev.B) PDF | HTML 2022年 3月 2日
アプリケーション・ノート Configuration Files for ADC32RF45, ADC32RF83, and ADC32RF80 (Rev. B) 2017年 9月 5日
技術記事 Why should you care about the noise immunity of MLVDS drivers and receivers? 2017年 7月 26日
技術記事 How to minimize filter loss when you drive an ADC 2016年 10月 20日
技術記事 RF sampling: analog-to-digital converter linearity sets sensitivity 2016年 9月 29日
技術記事 RF sampling: linearity performance is not so straightforward 2016年 8月 30日

設計および開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

評価ボード

ADC32RF80EVM — ADC32RF80 デュアル・チャネル、14 ビット、3GSPS、RF サンプリング広帯域レシーバの評価基板

ADC32RF80 評価基板 (EVM) は、JESD204B インターフェイスを搭載したデュアル 3GSPS 14 ビット A/D コンバータ (ADC) の性能を提示します。この EVM は ADC32RF80 デバイスを搭載しており、LMK04828 が JESD204B 向けクロックを供給するほか、TI の各種電圧レギュレータが必要な電圧を供給します。ADC の各チャネルの入力はデフォルトで 1 個のトランス入力回路に接続されており、この回路は 50Ω のシングルエンド信号源に接続可能

クロック・リファレンス入力はトランス入力から供給されており、この回路は 50Ω (...)

TI.com で取り扱いなし
シミュレーション・モデル

ADC32RF45 IBIS Model ADC32RF45 IBIS Model

シミュレーション・モデル

ADC32RF45 IBIS-AMI Model ADC32RF45 IBIS-AMI Model

計算ツール

FREQ-DDC-FILTER-CALC RF サンプリング周波数プランナー、アナログ・フィルタ、DDC Excel™ カリキュレータ

This Excel calculator provides system designers a way to simplify the design and debugging of direct RF-sampling receivers. It offers three functions: frequency planning, analog filtering, and decimation filter spur location.

In the concept phase, a frequency-planning tool enables fine tuning of (...)

パッケージ ピン数 ダウンロード
VQFN (RMP) 72 オプションの表示
VQFN (RRH) 72 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating / リフローピーク温度
  • MTBF/FIT 推定値
  • 原材料組成
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ