ADC12J2700
- Excellent Noise and Linearity up to and beyond FIN = 3 GHz
- Configurable DDC
- Decimation Factors from 4 to 32 (Complex Baseband Out)
- Bypass Mode for Full Nyquist Output Bandwidth
- Usable Output Bandwidth of 540 MHz at
4x Decimation and 2700 MSPS - Usable Output Bandwidth of 320 MHz at
4x Decimation and 1600 MSPS - Usable Output Bandwidth of 67.5 MHz at
32x Decimation and 2700 MSPS - Usable Output Bandwidth of 40 MHz at
32x Decimation and 1600 MSPS - Low Pin-Count JESD204B Subclass 1 Interface
- Automatically Optimized Output Lane Count
- Embedded Low Latency Signal Range Indication
- Low Power Consumption
- Key Specifications:
- Max Sampling Rate: 1600 or 2700 MSPS
- Min Sampling Rate: 1000 MSPS
- DDC Output Word Size: 15-Bit Complex (30 bits total)
- Bypass Output Word Size: 12-Bit Offset Binary
- Noise Floor: –147.3 dBFS/Hz (ADC12J2700)
- Noise Floor: –145 dBFS/Hz (ADC12J1600)
- IMD3: −64 dBc (FIN = 2140 MHz ± 30 MHz at −13 dBFS)
- FPBW (–3 dB): 3.2 GHz
- Peak NPR: 46 dB
- Supply Voltages: 1.9 V and 1.2 V
- Power Consumption
- Bypass (2700 MSPS): 1.8 W
- Bypass (1600 MSPS): 1.6 W
- Power Down Mode: <50 mW
The ADC12J1600 and ADC12J2700 devices are wideband sampling and digital tuning devices. Texas Instruments giga-sample analog-to-digital converter (ADC) technology enables a large block of frequency spectrum to be sampled directly at RF. An integrated DDC (Digital Down Converter) provides digital filtering and down-conversion. The selected frequency block is made available on a JESD204B serial interface. Data is output as baseband 15-bit complex information for ease of downstream processing. Based on the digital down-converter (DDC) decimation and link output rate settings, this data is output on 1 to 5 lanes of the serial interface.
A DDC bypass mode allows the full rate 12-bit raw ADC data to also be output. This mode of operation requires 8 lanes of serial output.
The ADC12J1600 and ADC12J2700 devices are available in a 68-pin VQFN package. The device operates over the Industrial (–40°C ≤ TA ≤ 85°C) ambient temperature range.
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | ADC12Jxx00 12-Bit 1.6- or 2.7-GSPS ADCs With Integrated DDC データシート (Rev. D) | PDF | HTML | 2017年 10月 19日 | ||
技術記事 | Beyond the first Nyquist zone | 2015年 9月 25日 | ||||
アプリケーション・ノート | System solution for avionics & defense | 2015年 9月 23日 | ||||
ホワイト・ペーパー | Ready to make the jump to JESD204B? White Paper (Rev. B) | 2015年 3月 19日 | ||||
EVM ユーザー ガイド (英語) | ADC12J2700EVM and ADC12J1600EVM User's Guide | 2014年 8月 5日 |
設計および開発
追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。
ADC12J2700EVM — ADC12J2700 12 ビット、2.7GSPS、RF サンプリング A/D コンバータの評価基板
ADC12J2700EVM は、TI (テキサス・インスツルメンツ) の (https://www.tij.co.jp/product/jp/ADC12J2700) ADC12J2700 を評価するための評価基板 (EVM) です。ADC12J2700 は、低消費電力、12 ビット、2.7GSPS の RF サンプリング A/D コンバータ (ADC) であり、バッファ付きアナログ入力を採用しているほか、デジタル・ダウンコンバータを内蔵しています。このダウンコンバータはプログラマブルな数値制御発振器 (NCO) を内蔵しているほか、デシメーション設定にも対応しており (...)
TI-JESD204-IP — 高速データ・コンバータへの FPGA 接続に役立つ、JESD204 Rapid Design IP (JESD204 採用の迅速設計知的財産)
JESD204 rapid design IP (迅速設計知的財産) は、TI (...)
DATACONVERTERPRO-SW — 高速データ・コンバータ・プロ・ソフトウェア
PSPICE-FOR-TI TI Design / シミュレーション・ツール向け PSpice®
設計とシミュレーション向けの環境である PSpice for TI (...)
FREQ-DDC-FILTER-CALC RF サンプリング周波数プランナー、アナログ・フィルタ、DDC Excel™ カリキュレータ
In the concept phase, a frequency-planning tool enables fine tuning of (...)
TIDA-00432 — Xilinx プラットフォームを使用する JESD204B ギガ-サンプル ADC の同期、フェーズ・アレイ・レーダー・システム用
パッケージ | ピン数 | ダウンロード |
---|---|---|
VQFN (NKE) | 68 | オプションの表示 |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL rating / リフローピーク温度
- MTBF/FIT 推定値
- 原材料組成
- 認定試験結果
- 継続的な信頼性モニタ試験結果
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス・デザインが存在する可能性があります。