JAJSUD6A April   2024  – May 2025 TPS23881B

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 説明
  5. デバイス比較表
  6. ピン構成および機能
    1. 5.1 ピンの詳細説明
  7. 仕様
    1. 6.1 絶対最大定格
    2. 6.2 ESD 定格
    3. 6.3 推奨動作条件
    4. 6.4 熱に関する情報
    5. 6.5 電気的特性
    6. 6.6 代表的特性
  8. パラメータ測定情報
    1. 7.1 タイミング図
  9. 詳細説明
    1. 8.1 概要
      1. 8.1.1 動作モード
        1. 8.1.1.1 車載
        2. 8.1.1.2 自律
        3. 8.1.1.3 半自動
        4. 8.1.1.4 手動および診断
        5. 8.1.1.5 電源オフ
      2. 8.1.2 PoE 適合性の用語
      3. 8.1.3 チャネルとポートの関係の用語
      4. 8.1.4 要求されたクラスと割り当てられたクラス
      5. 8.1.5 電源の割り当てと電源の降格
      6. 8.1.6 プログラマブル SRAM
    2. 8.2 機能ブロック図
    3. 8.3 機能説明
      1. 8.3.1 ポートの再割り当て
      2. 8.3.2 ポート電力の優先度
      3. 8.3.3 A/D コンバータ (ADC)
      4. 8.3.4 I2C ウォッチドッグ
      5. 8.3.5 電流フォールドバック保護
    4. 8.4 デバイスの機能モード
      1. 8.4.1 検出
      2. 8.4.2 接続チェック
      3. 8.4.3 分類
      4. 8.4.4 DC 接続解除
    5. 8.5 I2C プログラミング
      1. 8.5.1 I2C シリアル インターフェイス
    6. 8.6 レジスタ マップ
      1. 8.6.1 レジスタ セット全体
      2. 8.6.2 レジスタの詳細説明
        1. 8.6.2.1  割り込みレジスタ
        2. 8.6.2.2  割り込みマスク レジスタ
        3. 8.6.2.3  電源イベント レジスタ
        4. 8.6.2.4  検出イベント レジスタ
        5. 8.6.2.5  フォルト イベント レジスタ
        6. 8.6.2.6  開始 / ILIM イベント レジスタ
        7. 8.6.2.7  電源およびフォルト イベント レジスタ
          1. 8.6.2.7.1 検出された SRAM フォルトと「セーフ モード」
        8. 8.6.2.8  チャネル 1 検出レジスタ
        9. 8.6.2.9  チャネル 2 検出レジスタ
        10. 8.6.2.10 チャネル 3 検出レジスタ
        11. 8.6.2.11 チャネル 4 検出レジスタ
        12. 8.6.2.12 電源ステータス レジスタ
        13. 8.6.2.13 ピン ステータス レジスタ
          1. 8.6.2.13.1 自律モード
        14. 8.6.2.14 動作モード レジスタ
        15. 8.6.2.15 接続解除イネーブル レジスタ
        16. 8.6.2.16 検出 / クラス イネーブル レジスタ
        17. 8.6.2.17 電力優先度 / 2 ペア PCUT ディセーブル レジスタ名
        18. 8.6.2.18 タイミング構成レジスタ
        19. 8.6.2.19 汎用マスク レジスタ
        20. 8.6.2.20 検出 / クラス再起動レジスタ
        21. 8.6.2.21 パワー イネーブル レジスタ
        22. 8.6.2.22 RESET レジスタ
        23. 8.6.2.23 ID レジスタ
        24. 8.6.2.24 接続チェックおよび自動クラス ステータス レジスタ
        25. 8.6.2.25 2 ペア ポリス Ch-1 構成レジスタ
        26. 8.6.2.26 2 ペア ポリス Ch-2 構成レジスタ
        27. 8.6.2.27 2 ペア ポリス Ch-3 構成レジスタ
        28. 8.6.2.28 2 ペア ポリス Ch-4 構成レジスタ
        29. 8.6.2.29 静電容量 (レガシー PD) 検出
        30. 8.6.2.30 パワーオン フォルト レジスタ
        31. 8.6.2.31 ポート再割り当てレジスタ
        32. 8.6.2.32 チャネル 1 および 2 マルチ ビット優先度レジスタ
        33. 8.6.2.33 チャネル 3 および 4 マルチ ビット優先度レジスタ
        34. 8.6.2.34 4 ペア有線およびポート電力割り当てレジスタ
        35. 8.6.2.35 4 ペア ポリス Ch-1 および 2 構成レジスタ
        36. 8.6.2.36 4 ペア ポリス Ch-3 および 4 構成レジスタ
        37. 8.6.2.37 温度レジスタ
        38. 8.6.2.38 4 ペア フォルト構成レジスタ
        39. 8.6.2.39 入力電圧レジスタ
        40. 8.6.2.40 チャネル 1 電流レジスタ
        41. 8.6.2.41 チャネル 2 電流レジスタ
        42. 8.6.2.42 チャネル 3 電流レジスタ
        43. 8.6.2.43 チャネル 4 電流レジスタ
        44. 8.6.2.44 チャネル 1 電圧レジスタ
        45. 8.6.2.45 チャネル 2 電圧レジスタ
        46. 8.6.2.46 チャネル 3 電圧レジスタ
        47. 8.6.2.47 チャネル 4 電圧レジスタ
        48. 8.6.2.48 2x フォールドバック選択レジスタ
        49. 8.6.2.49 ファームウェア リビジョン レジスタ
        50. 8.6.2.50 I2C ウォッチドッグ レジスタ
        51. 8.6.2.51 デバイス ID レジスタ
        52. 8.6.2.52 チャネル 1 検出抵抗レジスタ
        53. 8.6.2.53 チャネル 2 検出抵抗レジスタ
        54. 8.6.2.54 チャネル 3 検出抵抗レジスタ
        55. 8.6.2.55 チャネル 4 検出抵抗レジスタ
        56. 8.6.2.56 チャネル 1 検出静電容量レジスタ
        57. 8.6.2.57 チャネル 2 検出静電容量レジスタ
        58. 8.6.2.58 チャネル 3 検出静電容量レジスタ
        59. 8.6.2.59 チャネル 4 検出静電容量レジスタ
        60. 8.6.2.60 チャネル 1 割り当てクラス レジスタ
        61. 8.6.2.61 チャネル 2 割り当てクラス レジスタ
        62. 8.6.2.62 チャネル 3 割り当てクラス レジスタ
        63. 8.6.2.63 チャネル 4 割り当てクラス レジスタ
        64. 8.6.2.64 自動クラス制御レジスタ
        65. 8.6.2.65 チャネル 1 自動クラス電源レジスタ
        66. 8.6.2.66 チャネル 2 自動クラス電源レジスタ
        67. 8.6.2.67 チャネル 3 自動クラス電源レジスタ
        68. 8.6.2.68 チャネル 4 自動クラス電源レジスタ
        69. 8.6.2.69 代替フォールドバック レジスタ
        70. 8.6.2.70 SRAM 制御レジスタ
          1. 8.6.2.70.1 SRAM 開始アドレス (LSB) レジスタ
          2. 8.6.2.70.2 SRAM 開始アドレス (MSB) レジスタ
  10. アプリケーションと実装
    1. 9.1 アプリケーション情報
      1. 9.1.1 PoE の概要
        1. 9.1.1.1 2 ペア電源と 4 ペア電源の比較と新しい IEEE802.3bt 規格
    2. 9.2 代表的なアプリケーション
      1. 9.2.1 設計要件
      2. 9.2.2 詳細な設計手順
        1. 9.2.2.1 未使用チャネルの接続
        2. 9.2.2.2 電源ピンのバイパス コンデンサ
        3. 9.2.2.3 ポートごとの部品
        4. 9.2.2.4 システム レベルの部品 (回路図には未記載)
      3. 9.2.3 アプリケーション曲線
    3. 9.3 電源に関する推奨事項
      1. 9.3.1 VDD
      2. 9.3.2 VPWR
    4. 9.4 レイアウト
      1. 9.4.1 レイアウトのガイドライン
        1. 9.4.1.1 ケルビン電流検出抵抗
      2. 9.4.2 レイアウト例
        1. 9.4.2.1 部品の配置と配線のガイドライン
          1. 9.4.2.1.1 電源ピンのバイパス コンデンサ
          2. 9.4.2.1.2 ポートごとの部品
  11. 10デバイスおよびドキュメントのサポート
    1. 10.1 ドキュメントのサポート
      1. 10.1.1 関連資料
    2. 10.2 ドキュメントの更新通知を受け取る方法
    3. 10.3 サポート・リソース
    4. 10.4 商標
    5. 10.5 静電気放電に関する注意事項
    6. 10.6 用語集
  12. 11改訂履歴
  13. 12メカニカル、パッケージ、および注文情報

アプリケーション曲線

特に記述のない限り、TPS23881B EVM および Sifos PSA-3000 PowerSync アナライザと PSA3202テスト カードを使用して測定を行っています。テスト条件は、T = 25°C、V VDD = 3.3V、VVPWR = 54V、VDGND = V AGND、DGND、KSENSA、KSENSB、KSENSC、KSENSDをAGND に接続し、すべての出力は無負荷、 2xFBn = 0 です。  正の電流はピンに流れます。  RS = 0.200Ω、KSENSA (SEN1 または SEN2) との間、KSENSB (SEN3 または SEN4) との間、KSENSC (SEN5 または SEN6) または KSENSD (SEN7 または SEN8) に接続。特に記述のない限り、すべての電圧は AGND を基準とします。特に記述のない限り、動作レジスタにはデフォルト値が書き込まれます。

TPS23881B 2 ペア ILIM フォールドバックとターンオフ図 9-4 2 ペア ILIM フォールドバックとターンオフ
TPS23881B 4 ペアの ILIM フォールドバックとターンオフ図 9-6 4 ペアの ILIM フォールドバックとターンオフ
TPS23881B 4PPCut 障害による 4 ペア バックオフ図 9-8 4PPCut 障害による 4 ペア バックオフ
TPS23881B 2 ペアの開路検出シグネチャ図 9-10 2 ペアの開路検出シグネチャ
TPS23881B 4 ペアの低抵抗 (11kΩ) 検出シグネチャ図 9-12 4 ペアの低抵抗 (11kΩ) 検出シグネチャ
TPS23881B 有効なクラス 0-3 負荷の 2 ペア半自動モード検出図 9-14 有効なクラス 0-3 負荷の 2 ペア半自動モード検出
TPS23881B 2 ペアの 3 フィンガー分類とターンオン図 9-16 2 ペアの 3 フィンガー分類とターンオン
TPS23881B 4 ペアのシングル シグネチャ検出を行い、半自動モードでオンにします図 9-18 4 ペアのシングル シグネチャ検出を行い、半自動モードでオンにします
TPS23881B 4 ペアのシングル シグネチャ 3 フィンガー分類とターン オン図 9-20 4 ペアのシングル シグネチャ 3 フィンガー分類とターン オン
TPS23881B 4 ペアのシングル シグネチャ 5 フィンガー分類とターン オン図 9-22 4 ペアのシングル シグネチャ 5 フィンガー分類とターン オン
TPS23881B 4 ペア デュアル シグネチャ検出と半自動モードでターン オン図 9-24 4 ペア デュアル シグネチャ検出と半自動モードでターン オン
TPS23881B 4 ペア デュアル シグネチャ 3 フィンガー分類とターン オン図 9-26 4 ペア デュアル シグネチャ 3 フィンガー分類とターン オン
TPS23881B PCut 障害による 2 ペア バックオフ図 9-5 PCut 障害による 2 ペア バックオフ
TPS23881B ILIM フォルトによる 4 ペア バックオフ図 9-7 ILIM フォルトによる 4 ペア バックオフ
TPS23881B 4 ペア シングル シグネチャ クラス 0 ~ 4 切断図 9-9 4 ペア シングル シグネチャ クラス 0 ~ 4 切断
TPS23881B 4 ペアの開路検出シグネチャ図 9-11 4 ペアの開路検出シグネチャ
TPS23881B 4 ペアの高抵抗 (36kΩ) 検出シグネチャ図 9-13 4 ペアの高抵抗 (36kΩ) 検出シグネチャ
TPS23881B 2 ペアの 1 フィンガー分類とターンオン図 9-15 2 ペアの 1 フィンガー分類とターンオン
TPS23881B 4 ペア半自動モード検出、有効なシングル シグネチャ クラス 0 ~ 3 負荷あり図 9-17 4 ペア半自動モード検出、有効なシングル シグネチャ クラス 0 ~ 3 負荷あり
TPS23881B 4 ペアのシングル シグネチャ 1 フィンガー分類とターン オン図 9-19 4 ペアのシングル シグネチャ 1 フィンガー分類とターン オン
TPS23881B 4 ペアのシングル シグネチャ 4 フィンガー分類とターン オン図 9-21 4 ペアのシングル シグネチャ 4 フィンガー分類とターン オン
TPS23881B 4 ペア半自動モード検出、デュアル シグネチャ クラス 4D 負荷有効図 9-23 4 ペア半自動モード検出、デュアル シグネチャ クラス 4D 負荷有効
TPS23881B 4 ペア デュアル シグネチャ 1 フィンガー分類とターン オン図 9-25 4 ペア デュアル シグネチャ 1 フィンガー分類とターン オン
TPS23881B 4 ペア デュアル シグネチャ 4 フィンガー分類とターン オン図 9-27 4 ペア デュアル シグネチャ 4 フィンガー分類とターン オン