JAJSWL2 May 2025 ADS117L14 , ADS117L18
PRODUCTION DATA
ADC は外部クロック動作を提供します。SPI プログラミング モードで外部クロック動作を選択するには、CLK_SEL ビットを 1 に設定し、CLKIN ピンにクロック信号を適用します。ハードウェア プログラミング モードでは、外部クロック動作のみが可能です。
必要に応じて、クロック周波数を公称指定周波数から下げて、使用可能な OSR 値の間で特定のデータレートを実現します。これにより、低減されたデータ レートでの変換ノイズは、元の周波数と同じになります。変換ノイズを減らすには、デジタル フィルタ OSR 値を増やすか、速度またはフィルタ モードを変更するしかありません。
クロックのジッタにより、変調器のサンプリングのタイミングが変動し、SNR 性能が低下します。データシートの SNR 性能を満たすには、低ジッタのクロックを使用します。たとえば、100kHz の信号周波数では、SNR が低下する前に、最大 50ps (RMS) のクロック ジッタが許容されます。多くの種類の RC 発振器はジッタのレベルが高いので、AC 信号の測定には使用できません。代わりに、水晶発振器または集積回路のクロック ソースを使用します。ADC を駆動するクロック バッファの出力に直列抵抗を配置することにより、クロック入力のリンギングを低減します。