JAJSWL2 May 2025 ADS117L14 , ADS117L18
PRODUCTION DATA
| パラメータ | テスト条件 | 最小値 | 標準値 | 最大値 | 単位 | |
|---|---|---|---|---|---|---|
| クロック | ||||||
| tC(CLK) | ADC クロック周期 (プログラマブル)(1) | 1、2、3、4 または 8/fCLKIN または /fOSC | ||||
| フレーム同期 (データ ポート) | ||||||
| tc(FSYNC) | FSYNC 周期 | 1 / fDATA | ns | |||
| tw(FSYNCH) | パルス幅、FSYNC high | 0.5 / fDATA | ns | |||
| tw(FSYNCL) | パルス幅、FSYNC low | 0.5 / fDATA | ns | |||
| tp(FSDC) | 伝搬遅延時間、FSYNC 立ち下がりエッジから DCLK 立ち上がりエッジまで | -1 | 1 | ns | ||
| tc(DCLK) | DCLK 周期 (プログラマブル) (1) | 1、2、4、または 8/fCLKIN または /fOSC | ||||
| tw(DCLKH) | パルス幅、DCLK low | 0.5 ∙ tC(DCLK) | ns | |||
| tw(DCLKL) | パルス幅、DCLK high | 0.5 ∙ tC(DCLK) | ns | |||
| th(DCDO) | ホールド時間、DCLK 立ち下がりエッジから前の DOUT 無効まで | -2 | ns | |||
| tp(DCDO) | 伝搬遅延時間、DCLKの立ち下がりエッジから新しいDOUTが有効になるまでの時間 | 7 | ns | |||
| SPI (構成ポート) | ||||||
| tp(CSDO) | 伝搬遅延時間、CS 立ち下がりエッジから SDO 駆動状態まで | 16 | ns | |||
| tp(CSDOZ) | 伝搬遅延時間、CS 立ち上がりエッジから SDO トライステートまで | 16 | ns | |||
| tp(SCDO) | 伝搬遅延時間、SCLK 立ち上がりエッジから有効な SDO まで | 20 | ns | |||
| START ピン | ||||||
| tp(STFS1) | 伝搬遅延時間、START 立ち下がりエッジから FSYNC 信号停止まで (スタート/ストップ モード) | 11 | tCLK | |||
| tp(STDC) | 伝搬遅延時間、START 立ち下がりエッジから DCLK 信号停止まで (スタート/ストップ モード) | 7 | tCLK | |||
| tp(STFS2) | 伝搬遅延時間、START 立ち上がりエッジから FSYNC 立ち上がりエッジ (最初の変換準備完了) まで | 「デジタル フィルタ」セクションを参照してください | ||||
| RESET ピン | ||||||
| tp(RSFS) | 伝搬遅延時間、RESET 立ち上がりエッジから FSYNC 立ち下がりエッジまで (ADC 準備完了) | 104 | tCLK | |||